) P- o* C. p( J' M) T3 |: f4 Y& A( C7 V
现在遇到的问题有两个: " L5 ?, \" d! R& k& K: a. n2 d. U6 D1.同步SRAM访问需要提供时钟,而异步不需要。与访问异步SRAM区别大吗?以前做过FPGA+异步SRAM的方案,但异步SRAM最快才8ns的读写周期,不能满足应用,于是换成了一片同步SRAM,可以达到250M。就是不知道两者用法上的区别。% V7 b. V( {3 _# f$ m. o5 Q
2.选的同步SRAM是36bit字长的,它每个字节有个奇偶位,所以一共就有36位字长了。但是这个奇偶位(就是同步SRAM上的DQP管脚)是做什么的?