EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
本帖最后由 mytomorrow 于 2019-8-6 16:33 编辑 ; U- Q" Q5 e. W; f- P( j
% ?9 P( r/ W/ }! p$ _验证的重要性 7 K9 p% H- w% s9 H, [. R$ n
验证,顾名思义就是通过仿真、时序分析、上板调试等手段检验设计正确性的过程,在FPGA/IC开发流程中,验证主要包括功能验证和时序验证两个部分。为了了解验证的重要性,我们先来回顾一下FPGA开发的整个流程。FPGA开发流程和IC的开发流程相似,主要分为以下几个部分:
; m" j! n1 q: `3 m4 I8 t: k
1)设计输入,利用HDL输入工具、原理图输入工具或状态机输入工具等把所要设计的电路描述出来; % ]: X1 `/ n% b0 U j- j
2)功能验证,也就是前仿真,利用Modelsim、VCS等仿真工具对设计进行仿真,检验设计的功能是否正确;常用的仿真工具有Model Tech公司的ModelSim,Synopsys公司的VCS,cadence公司的NC-Verilog和NC-VHDL,Aldec公司的Active HDL VHDL/Verilog HDL等。仿真过程能及时发现设计中的错误,加快了设计进度,提高了设计的可靠性。 6 s8 U C0 D' k# Z3 X# X
0 N9 Q, l- G& o3 d: I; C5 s ; w S% s6 g& M0 A. G5 g
|