找回密码
 注册
关于网站域名变更的通知
查看: 293|回复: 1
打印 上一主题 下一主题

AGM AG256 CPLD

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-8-2 15:01 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
AG256 cpld是低成本CPLD。这种瞬时接通,非易失性CPLD系列针对通用和低密度逻辑。逻辑密度为256逻辑单元,采用LQFP-100封装。
* J& M. z& x% Q: ], E# C+ D! P5 P9 A6 `
9 M, A( t' j- J2 C2 i! ?
低成本和低功耗CPLD& I5 m+ t8 x3 e( Q& I. p4 M3 P
即时启动,非易失性标准兼容架构。
( c. [. O" ]* r- s# H全局时钟网络中最多4个全局时钟线,可驱动整个器件。0 @5 P( L6 G6 _% J. e+ L
提供可编程的快速传播延迟和时钟到输出时间。& C: ]* s, f5 |( ^4 a
UFM支持高达256 Kbits的非易失性存储。
; y8 `" e8 y8 {+ J1 a9 b9 b0 A! G4 I支持3.3V,2.5V,1.8V和1.5V逻辑电平
/ Y- y& P4 x; }可编程压摆率,驱动强度,总线保持,可编程上拉电阻,漏极开路输出,施密特触发器和可编程输入延迟。) ?- C. O- K3 }# [2 }
内置JTAG及边界扫描测试(BST)电路投诉与IEEE标准。1149.1-1990' F) l9 ?. X. o" S8 ?
ISP电路符合IEEE标准。15326 I3 ?  x8 d1 D) t4 \7 C
3.3V,2.5V,1.8V,1.5V LVCMOS和LVTTL标准) F% G% m" h' c
仿真LVDS输出(LVDS_E_3R)
0 `. U3 b% g% `0 ~( Q3 c仿真RSDS输出(RSDS_E_3R)% h1 \8 m. r. p2 d

" P& f" F& c& c* }5 P

, C0 T. {; c+ k$ W5 x6 M& P
9 \% Z" x7 l  _* _
' l+ M4 \, l; l$ m' x9 |
) ?/ b" A9 x" {" y8 q- L# x) u

  e9 e: a7 P. e7 z
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-10-12 14:39 , Processed in 0.125000 second(s), 23 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表