EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
复杂可编程逻辑器件 (cpld )由完全可编程与/或阵列以及宏单元库构成。 与/或阵列可重编程,能够执行众多逻辑功能。宏单元是执行组合逻辑或时序逻辑的功能块,同时还提供了真值或补码输出和以不同的路径反馈等更高灵活性。 传统上, CPLD 采用模拟传感放大器来提高架构性能。This peRFormance boost came at the cost of very high current requirements.Xilinx推出的CoolRunner™-II CPLD 采用创新型全数字内核,能够以极低的功耗达到同样的性能水平。 这样,设计人员能够采用同一CPLD 架构实现高性能和低功耗两种不同设计。 ; [% v; c8 U2 e ~
) J, l3 h! w; z& i0 n# s 3 n! \9 V# a0 l5 x; M( V3 T
: M! Y) T; N* j6 D, G$ c* C
9 O; k0 R0 K$ k |