|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
; ?2 D7 N6 J& Y5 J
, q- `2 i. i3 n- `7 `- k6 f, V3 o
4 W# M3 `, B& I" o& D6 X$ P, \在许多仪器和控制系统中,高速数据采集电路是必不可少的,也是经常需要解决的问题。 数据采集电路设计方法很多,但往往离不开A/D转换电路、数据缓存电路、控制逻辑电 路、地址发生器、址译码电路等。而数据缓存、控制逻辑、地址译码等电路通常是 由RAM芯片、与非门、触发器、缓冲/驱动器等构成,导致数据采集电路复杂、芯片繁 多,特别是硬件的固定使得采集系统在线升级几乎不可能。很多情况下只有重新设计电路 和印刷板,重新焊接和调试,造成开发周期长、成本大大增高。复杂可编程逻辑器 件CPLD的应用,为这些问题的解决提供了一种好的办法。利用CPLD芯片本身集成的上 万个逻辑门和EAB,把数据采集电路中的数据缓存、地址发生器、控制译码等电路全部集 成进一片CPLD芯片中,大大减小了系统的体积,降低了成本,提高了可靠性。同 时,CPLD可由软件实现逻辑重构,而且可实现在系统中编程(ISP)以及有众多功能强 大的EDA软件的支持,使得系统具有升级容易、开发周期短等优点。在数据采集有电路 中,采用换体DMA技术不但大大地提高了数据采集的速度,而且弥补了数据采集中可能 丢失数据的缺陷。
2 t+ ~$ |3 w* q0 ] |
|