$ M. l( }4 R( S% C1 H9 s# r ; D6 \/ e$ n. y" ?6 K; c6 @* G" L2 `2 w
摘 要 :对乘 法器的 多种 实现方式作 了综合比较,分析并 实现 了一种 32位全定制高速乘 法器,该乘 法器与 Syn ops ys De s i gn wa r e相应的乘法器相比速度快 1 4 左右.最后对 ASI C设计者选择不同用途的乘法器提供 了相应的准则. 0 X1 j6 H) I2 d" h# r* U* e对于 DSP来说 , 乘法器是一个必不可少 的功能部件.因 此 , 国内外对高速乘法器的设计进行了大量的研究.B oot h提 出 了一 种能大 大减 少部 分积 ( par t i al pr oduc t)的算 法L 7 ; Wa l l a c e提 出了一 种压缩部 分积 的快速算 法_ 9 .两者结 合, B oot h编码 Wal l a c e Tr e e乘法器Do 3 在高速乘法器设计中得到 了广泛的应用. 尽管速度是一个主要 目标 , 面积和功率对于设 计高性能的芯片来说也是不可忽略的重要因素.因此, 文章第 二部分对不 同方法实现的乘法器从时间、 面积 、 功耗方面作一 个综合的比较。3 X2 Q. a' B" ^8 Y8 N4 o