找回密码
 注册
关于网站域名变更的通知
查看: 364|回复: 1
打印 上一主题 下一主题

深刻认识shift_ram IP core ---- 图像处理学习笔记

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-7-22 16:05 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
本帖最后由 mytomorrow 于 2019-7-22 16:12 编辑
+ [* l9 O( L8 v' K9 Q3 ?
+ Z1 j7 l. }9 ~( x$ R& t  在进行图像处理算法中,往往需要生成图像像素矩阵,这对于C语言来说可以直接用数组表示,但是对于verilog来说便不是那么容易了,硬件描述语言不比软件,它的核心不再算法,而是在于设计思想,加速硬件。在进行图像的滤波算法时,需要生成3x3矩阵,而altera的IP shift_ram 简直就是为矩阵运算而生的。下面便进行shift_ram的学习。: \( Y, Y4 u' z3 a) m( O0 I
  手册还是尽量看英文原版的比较好,刚开始是会比较痛苦,看习惯了就会发现,就是那么一些熟悉的单词,句子也很好理解,比较手册又不是文章。
' v2 k4 u! |. l, P5 b6 ?9 p
1 h9 o. O1 ]1 T4 I
游客,如果您要查看本帖隐藏内容请回复

! K' V6 P" a3 n, z# z/ K. d( Y( e2 @# J/ N

% i6 ]' x; g5 q1 L4 |- v3 p
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-10-12 10:03 , Processed in 0.140625 second(s), 26 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表