EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
从大学时代第一次接触FPGA至今已有10多年的时间,至今记得当初第一次在EDA实验平台上完成数字秒表、抢答器、密码锁等实验时那个兴奋劲。当时由于没有接触到HDL硬件描述语言,设计都是在MAX+plus II原理图环境下用74系列逻辑器件搭建起来的。后来读研究生,工作陆陆续续也用过Quartus II、Foundation、ISE、Libero,并且学习了verilogHDL语言,学习的过程中也慢慢体会到verilog的妙用,原来一小段语言就能完成复杂的原理图设计,而且语言的移植性可操作性比原理图设计强很多。
3 [+ f- I1 A+ B2 Z/ q
8 j' z. F' ^# g; ~+ N; C3 }
, _3 z- V& [% \' t* y) J; d在学习一门技术之前我们往往从它的编程语言入手,比如学习单片机时,我们往往从汇编或者C语言入门。所以不少开始接触FPGA的开发人员,往往是从VHDL或者Verilog开始入手学习的。但我个人认为,若能先结合《数字电路基础》系统学习各种74系列逻辑电路,深刻理解逻辑功能,对于学习HDL语言大有裨益,往往会起到事半功倍的效果。 - i! y8 w& ~% }. v% @ X' Y* R) l
当然,任何编程语言的学习都不是一朝一夕的事,经验技巧的积累都是在点滴中完成,FPGA设计也无例外。下面就以我的切身体会,谈谈FPGA设计的经验技巧。
1 D. M6 m! z+ o7 x7 w- G( T# {
$ o7 c# b! x5 f. L. Q% z" |- ?% r, [% R# y3 j( P- I
我们先谈一下FPGA基本知识:0 ?/ ^! v7 J2 T* _' ]
1.硬件设计基本原则" }/ E" ]9 R: j
FPGA(Field-Programmable Gate Array),即现场可编程门阵列,它是在PAL、GAL、cpld等可编程器件的基础上进一步发展的产物。它是作为专用集成电路领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件门电路数有限的缺点。
. k* p# R) E* }/ v$ r. v, t/ D# @% i; o! D+ w* s) l, X) e
t0 g ?) f, V& Q速度与面积平衡和互换原则:
" K: H% R+ N+ q% @1 `2 i
. ~3 b$ y+ y i& ~0 N" n# N( L f' F1 L: A) `7 Y) Q# j6 L# T( A
! T/ ^/ t& ~% L
+ L- G6 \! ^" t' D! n( [" c+ n
' h' |) Q' m9 v( \- p5 ^3 m5 k) b1 }5 Y( {# F
|