找回密码
 注册
关于网站域名变更的通知
查看: 242|回复: 1
打印 上一主题 下一主题

FPGA ------- 复位设计

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-7-8 15:39 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
这个月一点也没写,因为老师项目催的有点紧,前天刚刚把程序撸的差不多,这几天有点时间,就总结一下FPGA中的复位吧
& ?' \+ d) _7 S* D. B
8 [! H! g4 z7 s9 @9 M
1 O3 U7 N9 C: X7 E; F: w
-
6 Q" W. U0 v, {6 V. u$ p* q. f
  s$ q3 j+ q4 }$ Z# B5 ^

6 J( T% g6 h3 k+ t复位的分类( \, |# {6 |( C* ^  T) m

5 a* y- N6 c8 C- e' F
4 Q! P# B; _0 r+ B. _: f
    常用的复位方式有三种,分别是同步复位,异步复位和异步复位同步释放,下面先简单介绍一下前面两种复位方式及其优缺点。. W/ o* h: @2 f* T2 X
; b  H4 u2 i3 X

( X; c+ q; F+ Y/ J* a    1.同步复位。
$ y# v, u+ H  V
5 \! f; [8 {4 C

* L# t1 o- ]" e! \6 O  ^/ ^. L/ `   同步复位代码形式如下
) h- j/ }9 m4 n& H+ S$ W/ ^, J9 @! N9 W0 \

/ T4 D1 ]' V# g  W1 u
游客,如果您要查看本帖隐藏内容请回复

1 u/ c& |/ Z) v' I4 m( `
3 N& {  I& m9 v/ A* L8 N% i9 t
9 P) @5 u3 k9 w
* T4 f' ^1 Z. _8 f
  m! e& a) c0 g% L) }5 f
! d) o. G4 ]" L

/ f' T5 b  A/ s0 K" F
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-10-11 22:46 , Processed in 0.140625 second(s), 23 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表