EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
串行FIR滤波器设计(2) ------- FIR数字滤波器的FPGA实现(二)(中); h. `. V* ?* |9 j; a& ?
文章目录
- V) i" Y- R8 p& e+ ^+ {* p(二)FIR数字滤波器的FPGA实现-串行FIR滤波器设计 0 串行FIR滤波器基本原理 1 基于移位寄存器的串行 FIR 滤波器 1.1 基本理论 1.2 设计实现 2 基于双端口 RAM 的串行 FIR 滤波器 3 系数对称的串行 FIR 滤波器的设计 4 两种串行结构的 FIR 滤波器性能比较 % ^- k; e6 M2 v. ?
" S- z3 Z) L' m! e( F: f- q
v- L7 q/ ?; w6 Q8 a9 x, Q% l
: h& J- p1 y0 h# b" U2 e1 d7 U5 x( o+ H8 }0 g9 j% |0 y! }, p
3 系数对称的串行 FIR 滤波器的设计 对于线性相位 FIR 滤波器, 可利用其系数的对称性构造高效的串行结构。 为方便起见 , 不失一般性 , 此处以8抽头FIR滤波器为例, 假定其系数为偶对称, 则由式(4.15)可知
1 Z: M- C8 t- p1 B1 E5 q
6 D: J3 K4 f( `( [. p- D/ F1 |; t7 T
* z. c2 {" V- S% U
5 M* b: ?- Y0 Q) n- i T$ T
# K* C8 {4 Z( @; K
* w. @1 L, q9 K }8 _" F8 D8 M
3 E0 p3 V) D. k. c& p! M# e6 {* q |