找回密码
 注册
关于网站域名变更的通知
查看: 569|回复: 3
打印 上一主题 下一主题

FPGA之SPI对ADC配置简介(3)-------3线SPI配置时序分析

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-5-19 11:19 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
上篇以德州仪器(TI)的高速ADC芯片——ads52j90为例,介绍完了4线SPI配置时序。本篇将以Analog Device(ADI)的多通道高速ADC芯片AD9249为例,介绍3线SPI读写配置时序。另外,大家如果想详细了解Analog Device(ADI)公司的关于SPI的所有内容,推荐大家在其官网阅读AN-877。
2 g1 a7 o# g0 x: ~+ _. c0 i
# c5 T/ w( k$ o* c0 W  I8 f
+ T. {* H' r) a; ~* |" e1 J% d) o- }
5 n# z% ^/ d5 r' Q4 O+ nAD9249的SPI控制模块包含4根信号线,即CSB1、CSB2、SDIO以及SCLK。但CSB1、CSB2可以一起由CSB来控制,实际上就是3线SPI。由于3线SPI数据的读、写操作在同一根信号线SDIO上实现,因此其配置方式与4线的配置稍微有些不一样。下面我们将详细介绍读写操作:: W7 l. `% n& \6 m$ V- l
& ~4 S; N2 Y; j' y" r5 d$ H; ~3 g
CSB:SPI控制读写使能信号;& _) f  D4 [* z5 c- R( a% |, t- B8 Y
游客,如果您要查看本帖隐藏内容请回复

; G; U9 q" d, G8 E- b, _- I9 g
  ]- e0 D& G3 k  k% e) F9 J! D
# m3 Z  b1 H' w  p6 H0 U

该用户从未签到

4#
发表于 2021-6-3 14:01 | 只看该作者
感谢楼主分享8 e" {+ _& c1 D2 s
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-10-10 11:27 , Processed in 0.156250 second(s), 26 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表