EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
Quartus II 中管脚上拉电阻(弱上拉)的设置方法
6 D( d0 l: M0 ]
在使用 Altera 的 FPGA 时候,根据系统设计需要在管脚的内部加上上拉电阻。Quartus II 软件中在 Assignment 的 Pin Planner 中可以设置。具体过程如下: 1. 在菜单 Assignments 中选择 Pin Planner。 + T2 K8 \! c: ~) S" k4 r7 N" G
! ~; w2 \* f/ l5 j9 f2. 在弹出的Pin Planner界面的All Pins区域里点击鼠标右键,找到 Customize Columns。 6 \1 M) @* X' v; h% o
" [4 z: O+ n# }8 I* o/ M/ `/ s
3. 在弹出的Customize Columns对话框的左列表框选择Weak Pull-Up Resistor,再点击,把Weak Pull-Up Resistor添加到右列表框,这样在Pin Planner的All Pins区域里就有一列Weak Pull-Up Resistor的设置项。 9 I8 h9 U* H: U8 k* C
2 h9 o9 X# ?* R ^! @* A
4. 再把需要上拉电阻的Pin在其对应的Weak Pull-Up Resistor列的位置双极鼠标左键,就会弹出一个Off/On的选项,选上On就可以了。 & V) t1 g6 Q' |7 u; ~
6 r0 e; h/ w [2 w0 b! L5. 重新综合布局布线生成新的下载文件即可生效。此上拉电阻式弱上拉,Altera 没有下拉电阻选项。 1 R: ]! d* @) U, U8 i; Z, [
|