找回密码
 注册
关于网站域名变更的通知
查看: 287|回复: 1
打印 上一主题 下一主题

介绍FPGA的综合

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-5-9 10:31 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
综合是将我们的设计转化为FPGA可以读懂的配置文件的第一个步骤。本文努力从0基础开始向大家说明综合的基本知识和高级技巧。* W) a; F0 \- {9 P1 d
                        话说所有的功能都有它应用的环境。在了解某个按钮选项有某个功能的时候,我们更应该了解应该在什么时候什么情况使用它。所以我以这种问答的形式,向大家展示综合过程中可能遇到的方方面面的问题以及解决的方法。
% |; I' ?5 T- v' C- ]$ d  E
  M: g! L* A( l6 H' V* T3 }0 Z                        -----------基础知识--------------
( H- p) Y5 v# q& Z% F- F5 I0 ^8 ^" q4 ]& e, W: P! m" R
                        1. 什么是综合?% a1 J& ^. r) P5 _5 p( W1 S$ k
                        综合就是把HDL语言/原理图转换为综合网表的过程。9 B5 m# k7 _! S( L9 g2 c

' d! u* P; W' }3 X; S, n1 s# k0 B                        2. 什么是综合网表?, q# r3 C7 h: E4 E6 \$ F" E
                        综合网表就是综合的结果啦。
2 x, R: t0 V/ y* A! Q1 l                        综合网表的业界标准是EDIF格式。文件后缀通常为.edn, .edf, .edif。EDIF网表是可以用文本编辑器打开的文本文件。4 K% i3 W- D" ?
                        Xilinx自家的综合结果是NGC网表。NGC网表是二进制的文件,不能用文本编辑器打开观察。! S0 h! D8 _% r1 z0 R1 _
( f( c4 Q( `' x8 T7 u
                        3. 综合网表中包含一些什么内容?5 ~& Y$ L3 M, o2 F# l; k: \
                        综合网表中除了包含从HDL语言中infer出的与门、非门等组合逻辑和寄存器等时序逻辑之外,还包含FPGA特有的各种原语(Primitive)比如LUT,BRAM,DSP48,甚至PowerPC,PCIe等硬核模块,以及这些模块的属性和约束信息。7 P, Z8 U, y/ W9 }# w

9 @2 a0 t+ p( N, }2 h) s# S                        4. 综合工具有哪些?# K) ^9 Q5 r: W* G
                        Xilinx自家的XST,Synopsys(收购了Synplicity)的Synplify,mentor Graphic的Precision 都是使用最广泛的综合工具。- j& }; R7 g! X

3 Q; c2 o4 W% _0 M                        5. 这些综合工具有什么特点呢?
% A- |0 g" N9 X                        XST - 随ISE自带,免费,对新器件支持快。但是对loop循环支持不如Synpilfy。综合结果的时序有时没有Synplify好。/ D" K3 ~5 h% {1 Q
                        Synplify - 应用最广泛。综合结果的时序性能和占用面积都不错,大器件的综合时间也相比XST有优势。但是非常贵,对新器件支持比XST晚一拍。4 l4 x! Q% C# A% c
                        Precison - 没用过,不发表评论。+ @' c" S  o: l2 j) L
% ^6 w8 g) t$ r( C8 Y' k
                        -----------XST基础--------------
0 Q  A( t( }" w' {* Q$ R3 r. F6 }* |7 o  ]
                        1. XST的使用手册在哪里?' S3 r" R! q# O4 {* A! {% J' H. m1 Y" }
                        XST User Guide。可以在ISE界面中点Help --> Reference Manuals --> XST User Guide,或者在开始菜单中找到ISE --> Documentation --> Reference Manuals --> XST User Guide,或者ISE安装目录doc子目录中搜索xst.pdf。
3 F8 I2 G8 H7 D' {1 ?0 p7 J$ i" p0 u7 t  Y
                        2. XST支持哪些语言?
8 N+ i2 p# j2 v+ q1 z                        VHDL, Verilog-2002, 以及Mixed Language of VHDL and Verilog。8 q2 w3 ?! o3 ?$ h
                        所支持的可综合的VHDL和Verilog的子集可以查看XST User Guide。$ K0 N8 Y2 F8 d( ^% S+ i

, ]$ x" p2 q9 t3 n3 x0 v                        -----------XST中更多的控制--------------$ g# D" e! ^: M9 V' G! C% s! @

& Q3 ~- C/ r- j9 X                        1. 综合器插入的Buffer类型不是我想要的,如何控制XST插入buffer的类型?" w. C# L  G9 S
                        - 用buffer_type约束控制某个信号驱动的buffer的类型。具体使用方法在XST User Guide。
; Y& w: p' Z+ s. U5 O: ^                        - 如果用了很多门控时钟,XST会给他们分别都插入BUFG,而真正需要BUFG的信号可能却因此没有BUFG可分配了。此时可以手动例化插入BUFG,然后在XST属性中设置允许使用BUFG的数量,那么手动例化BUFG的将拥有高优先级而先占用了规定的可用BUFG数量。
0 E' L( B/ j/ e9 z2 F# q5 t  ^" f
                        2. 怎样防止逻辑被合并优化?
4 e/ ]! g. P. I7 L1 [                        - 在默认情况下,综合器会将有相同输入信号并且实现相同功能的逻辑认为是重复的逻辑而将他们合并优化。
. Z  H+ ~+ @9 I: D: U4 i6 Y  F5 b% @                        - 为防止这种情况发生,可以关闭XST的"Resource Sharing"和"Equivalant Register Removal"选项; O% b5 ^( ?, q4 J  u5 f# u- N
                        - 也可以在特定的逻辑上加上Keep约束或S约束
6 @! X% I, `9 L* ], Y5 u2 S+ ]/ F- w
                        3. 用综合约束控制产生电路
2 [" N; u. X& O3 a                        - 综合器也需要添加约束。通常使用的UCF只在布局布线时才起作用。在越早的步骤中使用约束,就能对设计进行更早的干预和优化,时序收敛的可能性就越大。# ~& \5 B7 |- L( F2 d4 r; u) u
                        - 在XST的属性中添加XCF约束. M- \, j8 p2 X4 c3 k) {
                        - Period, Offset, From To的约束语法都和UCF一样。, L9 P9 F0 E1 ?- s2 b+ r8 @
- o* b9 K9 p/ [6 W$ s
                        --------复制寄存器相关事项--------2 G) k+ A+ l6 c
2 i% {$ U( a0 C7 Y
                        1. 什么时候要复制寄存器?
; X, y8 S0 Z" K1 D$ T0 H) d, N2 d                        - Fanout太多导致延时增大(在FPGA中不是最主要的因素)
$ d( F% T6 x& E                        - Fanout太分散相距太远导致布局布线后出现过长的走线* ]7 a  Q$ Y: D% D

) ~. a# o+ W" ^/ d% k( F* z* o                        2. 复制寄存器有哪些方法?8 K; h/ Q5 m" J  l* Q
                        - 手动作HDL Coding,并且为了防止这些寄存器再次被综合器优化合并,需要将“Equivalant Register Removal”设置为False。
1 X' V! I2 I4 h1 m8 z8 k                        - 让工具自动复制。为需要复制的寄存器添加Max_Fanout约束,并关闭Resource Sharing和Equivalent Register Removal。注意当Max_Fanout约束设置得过小时,可能不会生效。
# U3 p; o$ x( P/ ?( j9 @2 K7 `' m7 {2 d. l, D; C
                        --------使用BlackBox注意事项------------. }. P  A5 }, c6 ^) W9 R( g5 P

- E9 n, _4 z( w% j; t% _+ o                        1. 什么是BlackBox, G1 ]+ s& u3 z, A
                        - 一个大的设计中可以用到一系列网表文件作为输入的一部分而并不全部使用HDL文件。当综合这个大设计时综合器不需要知道这个网表文件是怎样实现的,而只需要知道它的输入输出接口就可以了。这样的网表就称为黑盒子,因为我们不需要看到它的内部情况。5 C2 t: y' A! ?# a% b) u- f
                        - 通常付费IP都会以BlackBox的形式
  F8 k5 [+ L" H8 c$ `
, X' w5 t3 k' m8 q$ l                        2. 如何使用BlackBox
: @4 i2 ]% I$ ~6 E3 J3 G                        - BlackBox网表可以是EDIF或NGC文件。5 L- {: o, L& ]% u( i# E
                        - 每个BlackBox网表都需要有一个与之相对应的HDL文件来注明它的端口。这个HDL只说明BlackBox的端口信息,而不提供具体实现信息。这个只提供端口信息的HDL文件称为Wrapper。Wrapper的名字通常需要与BlackBox网表的名字相同。
. {" Y& R1 g( g2 N' H* g$ s                        - 在ISE工程中使用BlackBox时只需要将它的Wrapper添加到工程中。然后像普通的模块一样在其上层声明和例化就可以使用。# Y; v& P8 i. E1 M! }) T) \
                        - BlackBox网表文件可以放在ISE工程目录中,也可以放在其他任意文件夹内。当不放在ISE工程目录时,需要在Translate属性中将Macro Search Path指向这个目录。多个目录使用"|"分割。- Y# b: s, q; i+ m

% o* b+ y. c& D9 E: ?. ^, ~5 D                        3. 如何制作BlackBox/ A$ X( b  i/ N
                        - BlackBox只是普通网表而已。XST的综合结果就可以直接作为BlackBox使用。9 n* V( z3 K8 f6 w
                        - 通常BlackBox外部还会连接其他逻辑,所以BlackBox中一般不插入IOBUF。在XST属性中去除Insert IO Buffer的选项。3 e! S* L% |* F7 H2 c; B

该用户从未签到

2#
发表于 2019-5-9 17:54 | 只看该作者
总结的很棒 谢谢了
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-10-9 10:54 , Processed in 0.125000 second(s), 23 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表