EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
+ J$ H* h) M# Z. B* D- @0 X
例如,比特币挖矿,就有使用基于FPGA的矿机。还有,之前微软表示,将在数据中心里,使用FPGA“代替”CPU,等等。 0 C* k! h$ I9 [# j! g; N5 K$ {
其实,对于专业人士来说,FPGA并不陌生,它一直都被广泛使用。但是,大部分人还不是太了解它,对它有很多疑问——FPGA到底是什么?为什么要使用它?相比 CPU、GPU、ASIC(专用芯片),FPGA有什么特点?…… 今天,带着这一系列的问题,我们一起来——揭秘FPGA。
5 m% v2 o l0 Y8 M
一、为什么使用 FPGA? 众所周知,通用处理器(CPU)的摩尔定律已入暮年,而机器学习和 Web 服务的规模却在指数级增长。
6 `. i. |) T! q
人们使用定制硬件来加速常见的计算任务,然而日新月异的行业又要求这些定制的硬件可被重新编程来执行新类型的计算任务。 ; v: a* g, d5 Z; j( N, M
FPGA 正是一种硬件可重构的体系结构。它的英文全称是Field Programmable Gate Array,中文名是现场可编程门阵列。 ( ~+ A$ a1 Y! v5 K7 X) @
FPGA常年来被用作专用芯片(ASIC)的小批量替代品,然而近年来在微软、百度等公司的数据中心大规模部署,以同时提供强大的计算能力和足够的灵活性。 不同体系结构性能和灵活性的比较
! `7 t; @- N- y" E
FPGA 为什么快?「都是同行衬托得好」。 f* H$ k# s) M/ R
CPU、GPU 都属于冯·诺依曼结构,指令译码执行、共享内存。FPGA 之所以比 CPU 甚至 GPU 能效高,本质上是无指令、无需共享内存的体系结构带来的福利。
! D" t* C9 O" ?6 l( j2 M
4 k! y6 S6 v. g
冯氏结构中,由于执行单元(如 CPU 核)可能执行任意指令,就需要有指令存储器、译码器、各种指令的运算器、分支跳转处理逻辑。由于指令流的控制逻辑复杂,不可能有太多条独立的指令流,因此 GPU 使用 SIMD(单指令流多数据流)来让多个执行单元以同样的步调处理不同的数据,CPU 也支持 SIMD 指令。 而 FPGA 每个逻辑单元的功能在重编程(烧写)时就已经确定,不需要指令。 冯氏结构中使用内存有两种作用。一是保存状态,二是在执行单元间通信。 8 _$ D9 d- z# C$ t4 s& S
由于内存是共享的,就需要做访问仲裁;为了利用访问局部性,每个执行单元有一个私有的缓存,这就要维持执行部件间缓存的一致性。 对于保存状态的需求,FPGA 中的寄存器和片上内存(BRAM)是属于各自的控制逻辑的,无需不必要的仲裁和缓存。 对于通信的需求,FPGA 每个逻辑单元与周围逻辑单元的连接在重编程(烧写)时就已经确定,并不需要通过共享内存来通信。
: w) f1 l, W b说了这么多三千英尺高度的话,FPGA 实际的表现如何呢?我们分别来看计算密集型任务和通信密集型任务。
6 c2 E9 h; V3 b0 a5 T; P
计算密集型任务的例子包括矩阵运算、图像处理、机器学习、压缩、非对称加密、Bing 搜索的排序等。这类任务一般是 CPU 把任务卸载(offload)给 FPGA 去执行。对这类任务,目前我们正在用的 Altera(似乎应该叫 Intel 了,我还是习惯叫 Altera……)Stratix V FPGA 的整数乘法运算性能与 20 核的 CPU 基本相当,浮点乘法运算性能与 8 核的 CPU 基本相当,而比 GPU 低一个数量级。我们即将用上的下一代 FPGA,Stratix 10,将配备更多的乘法器和硬件浮点运算部件,从而理论上可达到与现在的顶级 GPU 计算卡旗鼓相当的计算能力。
5 G& s* \$ v& C' b$ V# d FPGA 的整数乘法运算能力(估计值,不使用 DSP,根据逻辑资源 占用量估计)% q7 a: {, K. a- l
; P' E/ W E7 i6 T5 V0 U! U
FPGA 的浮点乘法运算能力(估计值,float16 用软核,float 32 用硬核) / m4 ]9 `3 a9 H+ }' H3 q2 z
在数据中心,FPGA 相比 GPU 的核心优势在于延迟。
8 H/ p8 _1 e* d& A$ R; d
像 Bing 搜索排序这样的任务,要尽可能快地返回搜索结果,就需要尽可能降低每一步的延迟。 " a) @2 a0 n" k& R D1 G. z
如果使用 GPU 来加速,要想充分利用 GPU 的计算能力,batch size 就不能太小,延迟将高达毫秒量级。 7 @: y4 S2 s2 Q3 ^( _
使用 FPGA 来加速的话,只需要微秒级的 PCIe 延迟(我们现在的 FPGA 是作为一块 PCIe 加速卡)。
/ @6 n: _4 t5 o* |* p
未来 Intel 推出通过 QPI 连接的 Xeon + FPGA 之后,CPU 和 FPGA 之间的延迟更可以降到 100 纳秒以下,跟访问主存没什么区别了。 ) w p( a1 P. n% w
FPGA 为什么比 GPU 的延迟低这么多?
0 d8 X2 s) G. y! O1 y
这本质上是体系结构的区别。 FPGA 同时拥有流水线并行和数据并行,而 GPU 几乎只有数据并行(流水线深度受限)。
8 o2 m2 C% v. U6 K
例如处理一个数据包有 10 个步骤,FPGA 可以搭建一个 10 级流水线,流水线的不同级在处理不同的数据包,每个数据包流经 10 级之后处理完成。每处理完成一个数据包,就能马上输出。 5 o/ c/ N* {/ {+ x( e; ^4 a
而 GPU 的数据并行方法是做 10 个计算单元,每个计算单元也在处理不同的数据包,然而所有的计算单元必须按照统一的步调,做相同的事情(SIMD,Single Instruction Multiple Data)。这就要求 10 个数据包必须一起输入、一起输出,输入输出的延迟增加了。 u9 X$ W: Y' Z4 U
当任务是逐个而非成批到达的时候,流水线并行比数据并行可实现更低的延迟。因此对流式计算的任务,FPGA 比 GPU 天生有延迟方面的优势。
- n1 t& f1 U4 S( r9 Z! X5 v 计算密集型任务,CPU、GPU、FPGA、ASIC 的数量级比较(以 16 位整数乘法为例,数字仅为数量级的估计
, z: h) W. z+ j + o, q# V& e, K7 h2 K1 ]
ASIC 专用芯片在吞吐量、延迟和功耗三方面都无可指摘,但微软并没有采用,出于两个原因: 数据中心的计算任务是灵活多变的,而 ASIC 研发成本高、周期长。好不容易大规模部署了一批某种神经网络的加速卡,结果另一种神经网络更火了,钱就白费了。FPGA 只需要几百毫秒就可以更新逻辑功能。FPGA 的灵活性可以保护投资,事实上,微软现在的 FPGA 玩法与最初的设想大不相同。 数据中心是租给不同的租户使用的,如果有的机器上有神经网络加速卡,有的机器上有 Bing 搜索加速卡,有的机器上有网络虚拟化加速卡,任务的调度和服务器的运维会很麻烦。使用 FPGA 可以保持数据中心的同构性。
4 }. ?( ]3 e3 O- W* Y& ?# }
' R4 B- z" r& Y( w
接下来看通信密集型任务。 0 v0 C% X. v$ X9 e4 _6 A$ _
相比计算密集型任务,通信密集型任务对每个输入数据的处理不甚复杂,基本上简单算算就输出了,这时通信往往会成为瓶颈。对称加密、防火墙、网络虚拟化都是通信密集型的例子。- y) d$ R3 ^# K y1 k2 n: j' q
8 `; d, P, l; x0 ^
通信密集型任务,CPU、GPU、FPGA、ASIC 的数量级比较(以 64 字节网络数据包处理为例,数字仅为数量级的估计)
! j% j: B1 L7 b
对通信密集型任务,FPGA 相比 CPU、GPU 的优势就更大了。
5 U6 l! B( Z! j) `9 a
从吞吐量上讲,FPGA 上的收发器可以直接接上 40 Gbps 甚至 100 Gbps 的网线,以线速处理任意大小的数据包;而 CPU 需要从网卡把数据包收上来才能处理,很多网卡是不能线速处理 64 字节的小数据包的。尽管可以通过插多块网卡来达到高性能,但 CPU 和主板支持的 PCIe 插槽数量往往有限,而且网卡、交换机本身也价格不菲。
9 s7 J4 T& F# B( {5 Y从延迟上讲,网卡把数据包收到 CPU,CPU 再发给网卡,即使使用 DPDK 这样高性能的数据包处理框架,延迟也有 4~5 微秒。更严重的问题是,通用 CPU 的延迟不够稳定。例如当负载较高时,转发延迟可能升到几十微秒甚至更高(如下图所示);现代操作系统中的时钟中断和任务调度也增加了延迟的不确定性。
* S" _8 c" m$ k' U
) D& c8 g. G8 ]2 T% l- G0 M
ClickNP(FPGA)与 Dell S6000 交换机(商用交换机芯片)、Click+DPDK(CPU)和 Linux(CPU)的转发延迟比较,error bar 表示 5% 和 95%。来源:[5]
7 ]6 @; [* p2 I! `# p- Z: }) S
虽然 GPU 也可以高性能处理数据包,但 GPU 是没有网口的,意味着需要首先把数据包由网卡收上来,再让 GPU 去做处理。这样吞吐量受到 CPU 和/或网卡的限制。GPU 本身的延迟就更不必说了。
% G3 g: {, k6 I; {那么为什么不把这些网络功能做进网卡,或者使用可编程交换机呢?ASIC 的灵活性仍然是硬伤。
7 e; [' e) Y5 L; v5 b( C
尽管目前有越来越强大的可编程交换机芯片,比如支持 P4 语言的 Tofino,ASIC 仍然不能做复杂的有状态处理,比如某种自定义的加密算法。 $ C$ ^8 _9 R* j) d
综上,在数据中心里 FPGA 的主要优势是稳定又极低的延迟,适用于流式的计算密集型任务和通信密集型任务。 二、微软部署 FPGA 的实践 2016 年 9 月,《连线》(Wired)杂志发表了一篇《微软把未来押注在 FPGA 上》的报道 [3],讲述了 Catapult 项目的前世今生。 " z; R: O& v8 @% z" Y( ]. `' \
紧接着,Catapult 项目的老大 Doug Burger 在 Ignite 2016 大会上与微软 CEO Satya Nadella 一起做了 FPGA 加速机器翻译的演示。 1 a8 B, b) X( r( Q% m0 I1 Y
演示的总计算能力是 103 万 T ops,也就是 1.03 Exa-op,相当于 10 万块顶级 GPU 计算卡。一块 FPGA(加上板上内存和网络接口等)的功耗大约是 30 W,仅增加了整个服务器功耗的十分之一。6 V( X. o: ?3 @% B0 c
5 v2 }! o% p \' u. K1 f" e
Ignite 2016 上的演示:每秒 1 Exa-op (10^18) 的机器翻译运算能力 ( b# {. O: Z1 Q2 P+ j! `! W$ @
微软部署 FPGA 并不是一帆风顺的。对于把 FPGA 部署在哪里这个问题,大致经历了三个阶段:
- W4 ]% n9 p6 b ]3 K0 }% m( ?# ?微软 FPGA 部署方式的三个阶段,来源:[3]
# ? \5 m3 P2 t; `* |" i T' ?& y
第一个阶段是专用集群,里面插满了 FPGA 加速卡,就像是一个 FPGA 组成的超级计算机。
! w. E- n c: r
下图是最早的 BFB 实验板,一块 PCIe 卡上放了 6 块 FPGA,每台 1U 服务器上又插了 4 块 PCIe 卡。" [' ~' S/ K8 v+ ^) G0 O$ S
% j; B0 F; X9 N7 Q I
最早的 BFB 实验板,上面放了 6 块 FPGA。来源:[1]
8 C$ g1 Y9 B: M9 |$ |1 b
可以注意到该公司的名字。在半导体行业,只要批量足够大,芯片的价格都将趋向于沙子的价格。据传闻,正是由于该公司不肯给「沙子的价格」 ,才选择了另一家公司。 - W' H9 s% T6 a1 A
当然现在数据中心领域用两家公司 FPGA 的都有。只要规模足够大,对 FPGA 价格过高的担心将是不必要的。3 z; G0 H3 r' S. B& c# x
最早的 BFB 实验板,1U 服务器上插了 4 块 FPGA 卡。来源:[1]
/ z5 N. n @7 h; S6 l' J a
像超级计算机一样的部署方式,意味着有专门的一个机柜全是上图这种装了 24 块 FPGA 的服务器(下图左)。 7 A* K! q0 c0 b0 P$ {5 i- M+ g. I, h
这种方式有几个问题:
9 b, C, l2 f: f" P8 } ?" j! M
不同机器的 FPGA 之间无法通信,FPGA 所能处理问题的规模受限于单台服务器上 FPGA 的数量; 数据中心里的其他机器要把任务集中发到这个机柜,构成了 in-cast,网络延迟很难做到稳定。 FPGA 专用机柜构成了单点故障,只要它一坏,谁都别想加速了; 装 FPGA 的服务器是定制的,冷却、运维都增加了麻烦。 Y! x7 Q, F) y
! g, A0 B- \ H# J! v# H
部署 FPGA 的三种方式,从中心化到分布式。来源:[1]
3 F$ @# e @ i+ p% D. v
一种不那么激进的方式是,在每个机柜一面部署一台装满 FPGA 的服务器(上图中)。这避免了上述问题 (2)(3),但 (1)(4) 仍然没有解决。
5 l7 [ ^% X6 U& h8 i第二个阶段,为了保证数据中心中服务器的同构性(这也是不用 ASIC 的一个重要原因),在每台服务器上插一块 FPGA(上图右),FPGA 之间通过专用网络连接。这也是微软在 ISCA'14 上所发表论文采用的部署方式。
N- O4 b" t0 Y) m
2 _2 S6 }& @# e+ H6 g* o
Open Compute Server 在机架中。来源:[1]
- ]$ G5 |. c% A: O3 }% \" M& B
E0 J' s0 {' U2 C/ u7 l3 _8 l
Open Compute Server 内景。红框是放 FPGA 的位置。来源:[1]2 n5 Y. G( j6 D3 j! Y8 S! l
/ O& r) S$ L+ X2 ?1 D: u
插入 FPGA 后的 Open Compute Server。来源:[1]
' O( S! Q! i" g
+ B2 y/ d$ Q+ L- s' @7 z3 }
FPGA 与 Open Compute Server 之间的连接与固定。来源:[1] 0 P. T6 d' q# A* H
FPGA 采用 Stratix V D5,有 172K 个 ALM,2014 个 M20K 片上内存,1590 个 DSP。板上有一个 8GB DDR3-1333 内存,一个 PCIe Gen3 x8 接口,两个 10 Gbps 网络接口。一个机柜之间的 FPGA 采用专用网络连接,一组 10G 网口 8 个一组连成环,另一组 10G 网口 6 个一组连成环,不使用交换机。
8 o7 l7 @+ k' l* }/ L9 K* h* P : F7 j" }, |! ~3 d
机柜中 FPGA 之间的网络连接方式。来源:[1]
+ i2 ^3 B" ], H1 Q7 C
这样一个 1632 台服务器、1632 块 FPGA 的集群,把 Bing 的搜索结果排序整体性能提高到了 2 倍(换言之,节省了一半的服务器)。 % O: T# I5 k' n+ z% p
如下图所示,每 8 块 FPGA 穿成一条链,中间用前面提到的 10 Gbps 专用网线来通信。这 8 块 FPGA 各司其职,有的负责从文档中提取特征(黄色),有的负责计算特征表达式(绿色),有的负责计算文档的得分(红色)。7 q G. h5 Y! L$ D) K" F
FPGA 加速 Bing 的搜索排序过程。来源:[1]
7 i& a' ?+ w, i 5 c8 N6 `. @3 x3 i/ d5 ~6 x2 @; [
FPGA 不仅降低了 Bing 搜索的延迟,还显著提高了延迟的稳定性。来源:[4]2 g2 V0 P# U# m
) U; l' ]3 p1 B
本地和远程的 FPGA 均可以降低搜索延迟,远程 FPGA 的通信延迟相比搜索延迟可忽略。来源:[4] 3 U( X1 z' A. w3 T' }& a
FPGA 在 Bing 的部署取得了成功,Catapult 项目继续在公司内扩张。
`; @( \9 M J2 o5 H
微软内部拥有最多服务器的,就是云计算 Azure 部门了。
8 t2 Y( Q$ w. ? U
Azure 部门急需解决的问题是网络和存储虚拟化带来的开销。Azure 把虚拟机卖给客户,需要给虚拟机的网络提供防火墙、负载均衡、隧道、NAT 等网络功能。由于云存储的物理存储跟计算节点是分离的,需要把数据从存储节点通过网络搬运过来,还要进行压缩和加密。
3 e- |: E! S/ A) U1 \0 `7 `在 1 Gbps 网络和机械硬盘的时代,网络和存储虚拟化的 CPU 开销不值一提。随着网络和存储速度越来越快,网络上了 40 Gbps,一块 SSD 的吞吐量也能到 1 GB/s,CPU 渐渐变得力不从心了。
' y0 |9 z" a+ V- k
例如 Hyper-V 虚拟交换机只能处理 25 Gbps 左右的流量,不能达到 40 Gbps 线速,当数据包较小时性能更差;AES-256 加密和 SHA-1 签名,每个 CPU 核只能处理 100 MB/s,只是一块 SSD 吞吐量的十分之一。
1 D3 Y; K r" K8 w4 p# S4 O* z
( |; R0 m" P! V( j9 r; [& W
网络隧道协议、防火墙处理 40 Gbps 需要的 CPU 核数。来源:[5]
- z& \1 y# a( O
为了加速网络功能和存储虚拟化,微软把 FPGA 部署在网卡和交换机之间。 8 T. N# I% e0 Q& q" J
如下图所示,每个 FPGA 有一个 4 GB DDR3-1333 DRAM,通过两个 PCIe Gen3 x8 接口连接到一个 CPU socket(物理上是 PCIe Gen3 x16 接口,因为 FPGA 没有 x16 的硬核,逻辑上当成两个 x8 的用)。物理网卡(NIC)就是普通的 40 Gbps 网卡,仅用于宿主机与网络之间的通信。
7 s, ]/ o- l% |7 v f* R3 w: Z
, g2 B& y# w3 Q2 @0 Z) ?' ~
Azure 服务器部署 FPGA 的架构。来源:[6]
/ d+ V2 i, e9 d/ |! X( T
FPGA(SmartNIC)对每个虚拟机虚拟出一块网卡,虚拟机通过 SR-IOV 直接访问这块虚拟网卡。原本在虚拟交换机里面的数据平面功能被移到了 FPGA 里面,虚拟机收发网络数据包均不需要 CPU 参与,也不需要经过物理网卡(NIC)。这样不仅节约了可用于出售的 CPU 资源,还提高了虚拟机的网络性能(25 Gbps),把同数据中心虚拟机之间的网络延迟降低了 10 倍。
3 w3 W- D m c: H2 ? t* X) g8 N1 C 网络虚拟化的加速架构。来源:[6]
; b! v Y F; P' b9 a
这就是微软部署 FPGA 的第三代架构,也是目前「每台服务器一块 FPGA」大规模部署所采用的架构。 FPGA 复用主机网络的初心是加速网络和存储,更深远的影响则是把 FPGA 之间的网络连接扩展到了整个数据中心的规模,做成真正 cloud-scale 的「超级计算机」。 1 x* g( |% p& F u2 _: M8 c) O ]% {
第二代架构里面,FPGA 之间的网络连接局限于同一个机架以内,FPGA 之间专网互联的方式很难扩大规模,通过 CPU 来转发则开销太高。
: p/ m7 K6 W- `+ ^) f( @第三代架构中,FPGA 之间通过 LTL (Lightweight Transport Layer) 通信。同一机架内延迟在 3 微秒以内;8 微秒以内可达 1000 块 FPGA;20 微秒可达同一数据中心的所有 FPGA。第二代架构尽管 8 台机器以内的延迟更低,但只能通过网络访问 48 块 FPGA。为了支持大范围的 FPGA 间通信,第三代架构中的 LTL 还支持 PFC 流控协议和 DCQCN 拥塞控制协议。, I/ ^- b( Y1 ^5 h, z' ^+ s
, k W+ e) r `% ^( t
纵轴:LTL 的延迟,横轴:可达的 FPGA 数量。来源:[4]6 { v+ A. L: P4 g# ~5 g
) R3 A% n# K) h
FPGA 内的逻辑模块关系,其中每个 Role 是用户逻辑(如 DNN 加速、网络功能加速、加密),外面的部分负责各个 Role 之间的通信及 Role 与外设之间的通信。来源:[4]
& T3 S I0 b- F6 H
9 P0 B5 s1 Y/ l: ^
FPGA 构成的数据中心加速平面,介于网络交换层(TOR、L1、L2)和传统服务器软件(CPU 上运行的软件)之间。来源:[4] 5 D* y! S7 h" b4 B9 ^$ r( A0 x, N
通过高带宽、低延迟的网络互联的 FPGA 构成了介于网络交换层和传统服务器软件之间的数据中心加速平面。
$ u' ]/ q' }' T9 m4 {/ P& A
除了每台提供云服务的服务器都需要的网络和存储虚拟化加速,FPGA 上的剩余资源还可以用来加速 Bing 搜索、深度神经网络(DNN)等计算任务。 ' W6 q: W+ w6 N
对很多类型的应用,随着分布式 FPGA 加速器的规模扩大,其性能提升是超线性的。 - A' v/ n% k; N& ~7 y+ t1 j: u) x
例如 CNN inference,当只用一块 FPGA 的时候,由于片上内存不足以放下整个模型,需要不断访问 DRAM 中的模型权重,性能瓶颈在 DRAM;如果 FPGA 的数量足够多,每块 FPGA 负责模型中的一层或者一层中的若干个特征,使得模型权重完全载入片上内存,就消除了 DRAM 的性能瓶颈,完全发挥出 FPGA 计算单元的性能。 $ J, H3 R8 n7 _) s/ d1 M# I
当然,拆得过细也会导致通信开销的增加。把任务拆分到分布式 FPGA 集群的关键在于平衡计算和通信。+ p5 R# P' W/ t2 R( c* D
从神经网络模型到 HaaS 上的 FPGA。利用模型内的并行性,模型的不同层、不同特征映射到不同 FPGA。来源:[4] 8 ^0 M! K0 g! d' c& b! M
在 MICRO'16 会议上,微软提出了 Hardware as a Service (HaaS) 的概念,即把硬件作为一种可调度的云服务,使得 FPGA 服务的集中调度、管理和大规模部署成为可能。/ p0 W! V b1 J# x! T8 m7 K, ]
Hardware as a Service (HaaS)。来源:[4]
: c% \& G* j1 R# C
从第一代装满 FPGA 的专用服务器集群,到第二代通过专网连接的 FPGA 加速卡集群,到目前复用数据中心网络的大规模 FPGA 云,三个思想指导我们的路线: & c1 C3 H/ l; V8 e6 m
硬件和软件不是相互取代的关系,而是合作的关系; 必须具备灵活性,即用软件定义的能力; 必须具备可扩放性(scalability)。
$ M0 P: M* F+ K6 f. T6 X6 g
三、FPGA 在云计算中的角色 最后谈一点我个人对 FPGA 在云计算中角色的思考。作为三年级博士生,我在微软亚洲研究院的研究试图回答两个问题:# N/ L; h: g; A* ^1 }
4 @! S2 B/ O, C. [
- T+ ^; f r( ?$ z' ?; B6 {/ X
我对 FPGA 业界主要的遗憾是,FPGA 在数据中心的主流用法,从除微软外的互联网巨头,到两大 FPGA 厂商,再到学术界,大多是把 FPGA 当作跟 GPU 一样的计算密集型任务的加速卡。然而 FPGA 真的很适合做 GPU 的事情吗? * N' u6 p, A- H |, w
前面讲过,FPGA 和 GPU 最大的区别在于体系结构,FPGA 更适合做需要低延迟的流式处理,GPU 更适合做大批量同构数据的处理。 由于很多人打算把 FPGA 当作计算加速卡来用,两大 FPGA 厂商推出的高层次编程模型也是基于 OpenCL,模仿 GPU 基于共享内存的批处理模式。CPU 要交给 FPGA 做一件事,需要先放进 FPGA 板上的 DRAM,然后告诉 FPGA 开始执行,FPGA 把执行结果放回 DRAM,再通知 CPU 去取回。 CPU 和 FPGA 之间本来可以通过 PCIe 高效通信,为什么要到板上的 DRAM 绕一圈?也许是工程实现的问题,我们发现通过 OpenCL 写 DRAM、启动 kernel、读 DRAM 一个来回,需要 1.8 毫秒。而通过 PCIe DMA 来通信,却只要 1~2 微秒。0 n! V" b4 @/ ?7 J$ }6 m" A5 C$ H7 y0 X
, ?$ ]/ o3 U" X; ?
PCIe I/O channel 与 OpenCL 的性能比较。纵坐标为对数坐标。来源:[5]
+ [* i( n9 }: F2 r; K7 F
OpenCL 里面多个 kernel 之间的通信就更夸张了,默认的方式也是通过共享内存。 6 i! ^, N5 a& \3 M
本文开篇就讲,FPGA 比 CPU 和 GPU 能效高,体系结构上的根本优势是无指令、无需共享内存。使用共享内存在多个 kernel 之间通信,在顺序通信(FIFO)的情况下是毫无必要的。况且 FPGA 上的 DRAM 一般比 GPU 上的 DRAM 慢很多。 ! Y# V7 _2 U) r9 x
因此我们提出了 ClickNP 网络编程框架 [5],使用管道(channel)而非共享内存来在执行单元(element/kernel)间、执行单元和主机软件间进行通信。 1 q/ T8 B0 S; r0 I. E$ K
需要共享内存的应用,也可以在管道的基础上实现,毕竟 CSP(Communicating Sequential Process)和共享内存理论上是等价的嘛。ClickNP 目前还是在 OpenCL 基础上的一个框架,受到 C 语言描述硬件的局限性(当然 HLS 比 Verilog 的开发效率确实高多了)。理想的硬件描述语言,大概不会是 C 语言吧。
+ e0 b- t9 z# u n6 E% b% A8 h6 q, ^- I
" H7 F8 F/ r7 `% E" C% v5 u* F
ClickNP 使用 channel 在 elements 间通信,来源:[5] 4 U6 ^' T9 ?# v: ?3 Z2 v) I
ClickNP 使用 channel 在 FPGA 和 CPU 间通信,来源:[5] C) ~8 u! P* ^. M4 `" ~3 ?, d
低延迟的流式处理,需要最多的地方就是通信。
2 v$ c% O$ k9 Q; H5 o
然而 CPU 由于并行性的限制和操作系统的调度,做通信效率不高,延迟也不稳定。
2 P# ^; d% V+ Z7 H4 ~
此外,通信就必然涉及到调度和仲裁,CPU 由于单核性能的局限和核间通信的低效,调度、仲裁性能受限,硬件则很适合做这种重复工作。因此我的博士研究把 FPGA 定义为通信的「大管家」,不管是服务器跟服务器之间的通信,虚拟机跟虚拟机之间的通信,进程跟进程之间的通信,CPU 跟存储设备之间的通信,都可以用 FPGA 来加速。 7 o- `0 w2 T: ~/ t2 q6 j" _
成也萧何,败也萧何。缺少指令同时是 FPGA 的优势和软肋。
: \, z' z0 B1 e: ]6 y% u# O) Y
每做一点不同的事情,就要占用一定的 FPGA 逻辑资源。如果要做的事情复杂、重复性不强,就会占用大量的逻辑资源,其中的大部分处于闲置状态。这时就不如用冯·诺依曼结构的处理器。
9 \( b2 Y8 w, a9 q
数据中心里的很多任务有很强的局部性和重复性:一部分是虚拟化平台需要做的网络和存储,这些都属于通信;另一部分是客户计算任务里的,比如机器学习、加密解密。 8 ?1 ^, b8 J4 U% ]+ ^
首先把 FPGA 用于它最擅长的通信,日后也许也会像 AWS 那样把 FPGA 作为计算加速卡租给客户。 1 `7 Z) c2 V C% L
不管通信还是机器学习、加密解密,算法都是很复杂的,如果试图用 FPGA 完全取代 CPU,势必会带来 FPGA 逻辑资源极大的浪费,也会提高 FPGA 程序的开发成本。更实用的做法是FPGA 和 CPU 协同工作,局部性和重复性强的归 FPGA,复杂的归 CPU。 当我们用 FPGA 加速了 Bing 搜索、深度学习等越来越多的服务;当网络虚拟化、存储虚拟化等基础组件的数据平面被 FPGA 把持;当 FPGA 组成的「数据中心加速平面」成为网络和服务器之间的天堑……似乎有种感觉,FPGA 将掌控全局,CPU 上的计算任务反而变得碎片化,受 FPGA 的驱使。以往我们是 CPU 为主,把重复的计算任务卸载(offload)到 FPGA 上;以后会不会变成 FPGA 为主,把复杂的计算任务卸载到 CPU 上呢?随着 Xeon + FPGA 的问世,古老的 SoC 会不会在数据中心焕发新生? * |% ]: e2 y6 m& b* @" W4 {* m
「跨越内存墙,走向可编程世界」(Across the memory wall and reach a fully programmable world.) 4 D' h% S0 N# v, `- j& o- f
参考文献: [1] Large-Scale Reconfigurable Computing in a Microsoft Datacenter https://www.microsoft.com/en-us/research/wp-content/uploads/2014/06/HC26.12.520-Recon-Fabric-Pulnam-Microsoft-Catapult.pdf [2] A Reconfigurable Fabric for Accelerating Large-Scale Datacenter Services, ISCA'14 https://www.microsoft.com/en-us/research/wp-content/uploads/2016/02/Catapult_ISCA_2014.pdf [3] Microsoft Has a Whole New Kind of Computer Chip—and It’ll Change Everything [4] A Cloud-Scale Acceleration Architecture, MICRO'16 https://www.microsoft.com/en-us/research/wp-content/uploads/2016/10/Cloud-Scale-Acceleration-Architecture.pdf [5] ClickNP: Highly Flexible and High-peRFormance Network Processing with Reconfigurable Hardware - Microsoft Research [6] Daniel Firestone, SmartNIC: Accelerating Azure's Network with. FPGAs on OCS servers.
" m0 I1 Z1 d; {: n$ J/ y" O2 Q1 Z) Z# w作者介绍: 李博杰,中国科技大学微软亚洲研究院 博士在读 ! z' T/ @. R" _* D
|