|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
学习FPGA,一点小小的 建议或者总结分享。
$ d4 z+ w( S/ a5 N! [) L+ u4 X, k" D# W9 ]0 ~
语法层面搞懂阻塞和非阻塞语句,以及Verilog语言的时序描述方法,把自己想象成编译器,尝试去编译自己写的Module,不断总结自己设计的逻辑会综合出怎么样的电路。/ W/ F3 A! v8 I* V' ]' N& d s
# w( x6 v8 F1 ?
搞明白同步和异步,最后,一定要熟练地掌握状态机的设计。这是最初级也是最基本的要求。
. Z/ R6 V: K* S& U/ A" v' Q. g$ l2 H4 l+ ~& i- ?0 j
有人说语法太简单了,这是非常片面的说法,或者非常浅显的说法,虽然verilog类似C语言,但本质上区别很大。Verilog语言并不简单,尤其Module之间时序不能同步,本该同相的信号输出有相位差的时候,简直是非常糟糕麻烦的事情。
/ F. w; U7 I; E( T6 ~
3 N& Y$ y' W w6 ]掌握自顶向下设计,复杂时序,同步和异步时序都有的应用。 H, w3 y5 [ u% ~7 N8 v
) v# c8 C) q# t- P, ^- s u掌握IP核的应用,会配置IP核之后会发现新世界的大门正在被打开,这个时候FPGA真正的优势才体现出来了。
4 v( {# J: [" l" M- E0 L4 o2 t
! i1 \& Z4 _3 r& w6 {5 ?0 E能够了解掌握SOC,以上四个阶段都是在硬件底层,SOC是应用层的东西。
( |9 ?# |+ r. U# w- z* }) g, }1 v, ]+ f8 x
总之,FPGA是不该被低估的东西,它可以干市面上所有mcu和大部分CPU干的事,有些甚至比专用芯片还干的好。当然了,唯一缺点就是功耗稍高。( d: m. w2 f' a* o
--------------------- 6 H! z9 K7 o5 D7 H
作者:ALIFPGA & u- z, _/ p. T
( ^7 G8 s/ f& v$ v9 ^
|
|