|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
学习FPGA,一点小小的 建议或者总结分享。
4 L) D3 @0 v" B) J% ^9 c1 i4 Y# s) ^
语法层面搞懂阻塞和非阻塞语句,以及Verilog语言的时序描述方法,把自己想象成编译器,尝试去编译自己写的Module,不断总结自己设计的逻辑会综合出怎么样的电路。0 q3 f. j# a& F
8 ?# v% ]: F2 I4 D: }+ A% U1 g搞明白同步和异步,最后,一定要熟练地掌握状态机的设计。这是最初级也是最基本的要求。/ e1 Z" W' K% _! t. c& N- l
7 v- e, Z" \, F5 D6 y
有人说语法太简单了,这是非常片面的说法,或者非常浅显的说法,虽然verilog类似C语言,但本质上区别很大。Verilog语言并不简单,尤其Module之间时序不能同步,本该同相的信号输出有相位差的时候,简直是非常糟糕麻烦的事情。2 t$ m- a E0 F7 k4 z: k) D- S
; T+ w7 E+ z# X" @* \; _掌握自顶向下设计,复杂时序,同步和异步时序都有的应用。
. ~2 M% T- |& v- Q2 U
5 Z9 j: Q, T, a0 H1 i$ Y掌握IP核的应用,会配置IP核之后会发现新世界的大门正在被打开,这个时候FPGA真正的优势才体现出来了。
, R" \2 Q; L$ W. \1 A$ _# ?- c7 h: {0 c ~/ y9 @ }+ k
能够了解掌握SOC,以上四个阶段都是在硬件底层,SOC是应用层的东西。
9 d6 Z6 l0 N5 _8 k3 l% o
0 J/ B3 l# b$ Q* M( l& g, ~* h8 r总之,FPGA是不该被低估的东西,它可以干市面上所有mcu和大部分CPU干的事,有些甚至比专用芯片还干的好。当然了,唯一缺点就是功耗稍高。
& n8 M& Z* r% M, ^---------------------
( W1 m' N P1 p+ G作者:ALIFPGA
2 R6 I4 Z7 l+ ~: D5 A3 D6 h8 L$ C
7 w1 }$ z E8 S; c |
|