EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
3 q7 D; x5 p7 X4 Z4 H; o* x$ f# D: L0 F
在Altera SoC FPGA系统中,有两种不同的外设连接方式,一种是ARM 通过AXI总线连接的外设,(可以成为硬外设),另外有一种是通过FPGA连接的外设,( M8 u' N7 k9 J3 J
在SoC FPGA中,通过FPGA连接的外设是通过LW HPS to FPGA Bridge连接的,整个系统如下图所示:
, T7 z3 z' p$ K' M! @6 N- d B
5 H* t$ n1 T# [* {如果要通过ARM驱动与FPGA相连的外设,需要经过以下几个步骤:
+ ^/ T; I8 r5 M+ v, N6 c; |1、初始化LW HPS to FPGA Bridge,目前Altera开发包提供了alt_bridge_init()函数,在函数中主要通过
% G/ R1 U* i9 n$ I7 ]; E5 o$ o以下几个步骤进行初始化:: a; ]' V& T# Z }0 u- O
A)通过复位管理器RSTManager,对总线桥进行复位操作;; R% w9 W( H5 y# @& l; \
B)通过时钟管理器进行使能桥的时钟配置;$ L. t7 j( T, P( ~# [1 N
% i8 B$ b. Y8 y* @
2、对相应的周边设备地址进行复制,驱动相关外设,目前Altera开发包提供了相应的alt_write_word()函数,
5 S/ P7 _ b$ M6 H, g$ o其中需要注意的是在QSYS中,与FPGA互连的外设地址是一个偏移地址,其基地址为LW HPS to FPGA Bridge的地址,
) D, E' q' g3 J; W/ }4 v* r V' ^4 T9 {+ j4 U
|