找回密码
 注册
关于网站域名变更的通知
查看: 282|回复: 1
打印 上一主题 下一主题

如何通过ARM管理FPGA周边设备 

[复制链接]
  • TA的每日心情
    开心
    2019-11-20 15:00
  • 签到天数: 2 天

    [LV.1]初来乍到

    跳转到指定楼层
    1#
    发表于 2019-4-24 10:35 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

    EDA365欢迎您登录!

    您需要 登录 才可以下载或查看,没有帐号?注册

    x
    如何通过ARM管理FPGA周边设备

    3 q7 D; x5 p7 X4 Z4 H; o* x$ f# D: L0 F
    在Altera SoC FPGA系统中,有两种不同的外设连接方式,一种是ARM
    通过AXI总线连接的外设,(可以成为硬外设),另外有一种是通过FPGA连接的外设,( M8 u' N7 k9 J3 J
    在SoC FPGA中,通过FPGA连接的外设是通过LW HPS to FPGA Bridge连接的,整个系统如下图所示:
    , T7 z3 z' p$ K' M! @6 N- d  B
    5 H* t$ n1 T# [* {如果要通过ARM驱动与FPGA相连的外设,需要经过以下几个步骤:
    + ^/ T; I8 r5 M+ v, N6 c; |1、初始化LW HPS to FPGA Bridge,目前Altera开发包提供了alt_bridge_init()函数,在函数中主要通过
    % G/ R1 U* i9 n$ I7 ]; E5 o$ o以下几个步骤进行初始化:: a; ]' V& T# Z  }0 u- O
    A)通过复位管理器RSTManager,对总线桥进行复位操作;; R% w9 W( H5 y# @& l; \
    B)通过时钟管理器进行使能桥的时钟配置;$ L. t7 j( T, P( ~# [1 N
    % i8 B$ b. Y8 y* @
    2、对相应的周边设备地址进行复制,驱动相关外设,目前Altera开发包提供了相应的alt_write_word()函数,
    5 S/ P7 _  b$ M6 H, g$ o其中需要注意的是在QSYS中,与FPGA互连的外设地址是一个偏移地址,其基地址为LW HPS to FPGA Bridge的地址,
    ) D, E' q' g3 J; W/ }4 v* r  V' ^4 T9 {+ j4 U
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-8-2 02:31 , Processed in 0.109375 second(s), 23 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表