EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
9 d" u5 |4 V* V
$ t+ ~6 x. t7 l1 k O% u8 B
在Altera SoC FPGA系统中,有两种不同的外设连接方式,一种是ARM 通过AXI总线连接的外设,(可以成为硬外设),另外有一种是通过FPGA连接的外设,
# f/ H* w* @# V2 {9 u( E5 Y/ P在SoC FPGA中,通过FPGA连接的外设是通过LW HPS to FPGA Bridge连接的,整个系统如下图所示: " C- n5 x! p- Z1 ^3 [- k) ?0 z
6 D5 e# ], f( a) ?9 X# g. ?如果要通过ARM驱动与FPGA相连的外设,需要经过以下几个步骤:
( Q' u9 h( I' g" |. ^1、初始化LW HPS to FPGA Bridge,目前Altera开发包提供了alt_bridge_init()函数,在函数中主要通过/ [3 e; N" n( D) L6 k
以下几个步骤进行初始化:
$ I0 w/ J1 L8 wA)通过复位管理器RSTManager,对总线桥进行复位操作;7 i% Z3 l& q+ p& r. V( n
B)通过时钟管理器进行使能桥的时钟配置;+ J a' S8 a: o+ E/ Z
/ \$ y' [4 B$ |! ]# d
2、对相应的周边设备地址进行复制,驱动相关外设,目前Altera开发包提供了相应的alt_write_word()函数,) I; q. ~$ t6 `- A3 U
其中需要注意的是在QSYS中,与FPGA互连的外设地址是一个偏移地址,其基地址为LW HPS to FPGA Bridge的地址,
$ S% k, `+ m; [+ I @9 ~* u; m$ y# t* Y" ~8 O0 ?0 x
|