找回密码
 注册
关于网站域名变更的通知
查看: 289|回复: 1
打印 上一主题 下一主题

转——HPS典型的启动流程与BOOT ROM执行流程的应用笔记 

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-4-22 09:00 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
转——HPS典型的启动流程与BOOT ROM执行流程的应用笔记
4 f* c) ~8 O  q" @" L2 ]

# c0 V# E4 a1 L0 d7 }
HPS作为一个SoC器件,所有执行程序都要遵循严格的启动流程,本文针对对于HPS的启动引导流程不曾关注过或者不是十分清楚的开发人员。
HPS的启动是多阶段的流程,每一个阶段都会完成自己相应的工作并把下一阶段的执行代码引导起来。下图展示了一个典型的HPS的启动流程
HPS 典型的启动流程
系统复位(上电或者硬件复位)之后,HPS内部boot Rom开始在CPU0上执行(通过指定复位向量指定BOOT ROM区域实现自动执行BOOT ROM),完成工作并引导用户程序,当然用户程序的构架会因为具体引用有所差别!
" i$ i8 Z. o6 K
此处先介绍Boot ROM!
总的来说,Boot ROM是HPS内核的一段ROM上固化的可执行程序,完成的工作是系统复位以后,执行引导preloader并把CPU使用权交给preloader 的过程!特殊情况是不需要执行preloader而直接引导应用程序,这种情况是可能的,比如DS-5中baremental HelloWorld程序,但是这种情况并没有实际运用意义:其一是限制了程序大小,容量受片上RAM限制;其二是运用程序基本只能够使用到MPU内部的寄存器,外设没有被初始化(没有相应的时钟)。所以更多的应用是Boot ROM通过引导preloader把CPU使用权交给preloader进行后续的引导工作。
+ b2 V( R# K6 c; QBOOT ROM除了引导用户软件外还完成的具体工作有:7 m' E1 o# s" i
●  使能指令缓存, branch predictor,浮点单元,NEON 向量单元[在ARM内部做过图形加速的可能比较熟悉]: H4 d+ ]( N4 ?: \7 T3 M5 W4 c0 n% a  s
●  设定看门狗0定时器,BOOT ROM保留适用,参考文档 page A-11
/ N6 u; l. l% D; v8 d5 x●  根据CLKSEL设定配置MainPLL 和外设PLL
* y! r! S! p9 R" G●  根据BOOTSEL设定配置I/Opin的复用(此处应该只是完成了QSPI or SPI Flash or SDMMC controller 的pin的复用,更多的pin的复用需要根据preloader才能够完成设定)
' p6 r" w+ g6 z6 F( f* t● 初始化FLASH Controller 到默认设置
7 ]; H4 x- h' t# L" ^BOOT ROM 引导的preloader来源分为三类:1 }* P  N) [7 B0 I, Q* U5 t4 x
片上RAM热启动,对应下图中的矩形框①
% X. j) t: ]7 J7 W* a如果之前执行过一次preloader了,preloader会留在On-chip RAM 中,按下WARM reset 后,会首先选择从on-chip ARAM 启动,此过程具有最高优先权,但是从on-chip ARAM 启动时会对遗留的preloader代码进行CRC校验(具体是否校验用户可以通过warmramgrp配置决定),校验成功才会执行。防止了用户对ON-chip 里的内容进行更改!如校验失败,会选择从Flash中启动preloader,对应图中矩形框 ③
. m7 N; i- }2 }2 j' H: M
FPGA部分冷启动,对应下图中的矩形框②
3 v7 M  L, N5 L/ Z具有第二优先权,如果用户设定了bootsel从FPGA启动,则会等待FPGA配置成功[通过FPGA manager获取FPGA的状态]!HPS会通过 HPS-to-FPGAbridge执行位于 0xC0000000【相对于HPS-to-FPGAbridge偏移地址为0】的momory中的指令。对应着GHRD中on-chip memory的功用,这里大概知道即可。7 F2 i9 T: J/ \& \- k" i2 S5 c0 k
从Flash 存储器启动,对应图中矩形框④% K9 d1 Q% j4 K- z+ P6 f
如果在Flash中找不到preloader的话,则会检验FPGA处的回调镜像(callback image)【这个image暂没有见到更多说明和使用】
/ n+ f- q3 l6 o
依然不成功就只能坐等被复位了!见图中矩形框 ⑤ 、 ⑥
BOOT ROM执行流程
说明:( q9 F2 Y. t' h, X; K
只有冷启动才会选择从FPGA 引导
& G$ t5 H; A& [- f2 ]
不论热启动还是FPGA冷启动,如不成功都会进入到了红色框的QSPI启动中
: ?/ v/ \6 x" ~/ q1 f4 T* X# }
矩形框②中的yes 和 no 由bootsel 决定,矩形框③、④中最后具体是使用哪个FLASH存储器也由bootsel管脚决定。

9 ?* c$ ^" P8 Q2 J8 c
上文中讲到BOOT ROM在HPS启动过程中的左右以及搜寻preloader的工程,接下来介绍preloader的相关理论知识。后面会介绍如何生成preloader,并讲述如何在从SD 卡启动的时候更新preloader。
preloader的命名是相对于BOOTLoader的!其作用类似于PC主板上的BIOS。BIOS基本上是系统启动启动 之前控制着板上的硬件设备,引导系统启动程序。preloader在HPS系统中完成功能主要包括了系统时钟配置,所有pin脚的复用配置,存储器的初始 化以及引导下一步用户软件!下一步用户软件可以直接是用户的baremental 程序,也可以不需要bootloader的系统程序,如ucos,或者是操作系统的引导程序,如u-boot。
此处列出HPS启动过程中三大典型用户软件构架:2 s) x; Z" h& a! s+ R
①preloader+baremental code- |$ N  F+ d  S: h4 S9 \
②preloader+无bootloader的操作系统(如ucos)+用户定义软件
4 _* I! U4 \! w% [0 w③preloader+bootloader code(如u-boot)+操作系统(如linux)+用户定义软件  b% E0 s8 }. G/ Y
preloader从BOOT ROM中接手CPU的时候CPU的状态列表(可能对于进行汇编开发或者AMP构架开发的用户有用):1 j2 D5 p4 j" H' W& S+ h0 T
(以下仅适用于CPU0从FLASH memory 启动的状态)9 d% j, }' x, S: z
● 指令缓存使能
" {/ I; j" j! R$ s; \● Branch predictor 使能
/ x% G0 }, p! S9 i3 H● 数据缓存使能
( P! a( Y8 @6 b9 w% `, o+ r0 t● MMU 没有被使能
  q! g& K! m% `" B8 I1 r3 c: L4 b● 浮点单元使能! @' S) H3 p3 |
● NEON 向量单元使能( {" ~' F6 I6 \
● ARM处理处于secure supervisor状态

- T) }' D3 i6 y# B. Y8 fARM Cortex-A9 MPCore 的寄存器的值:
# a5 {- h) I( }* D! {● r0—共享内存的地址指针, 共享内存用于在BOOTROM和preloader直接传递数据.共享内存位于on-chip RAM的高4K地址.1 h/ r1 K4 G) @, A) x8 @
具体内容参考文档page A-8。
$ i7 w9 E1 U2 ]● r1—共享内存的大小.: K2 V2 g  A; D$ s/ U
● r2—复位值0x0., @; Q! P5 f( Q1 x
● r3—保留.$ K0 \- i. n/ t
其他寄存器的状态无定义。  M3 J$ q- ]3 A
如果CPU0从FPGA BOOT或者CPU1参与了boot,以上描述皆不适用!
. l/ G$ p; ~0 p' ~! k$ r$ C
另外,prelaoder接手CPU的时候,还有下面两个状态:
3 ~% F# c2 }! c  e; f9 |& Y/ l●  boot ROM 被映射在地址0x0。需要重新映射on-chip RAM 使得异常可以被preloader执行。
4 D! B) e# j& n# w1 h6 m●  L4 看门狗0定时器处于激活状态并已触发。preloader可以任意处理此定时器。

: q- ~! q  t- K# `3 M. s5 |
2 ~- n: ~3 a) }" U& C0 @1 P
preloader具体完成的工具包含了下面部分:
( E4 Y1 k5 e' n3 T! `
  初始化SDRAM接口. 5 S3 U9 V  t$ c% Y# _
  配置 remap 寄存器,把ton-chipRAM 映射至地址0x0,异常会被preloader处理.
& x+ `( B- l- i" g+ O' W
  on-chip RAM 可以被读写,初始地址从0x0对齐.
! T4 U3 G1 N/ F4 \4 w; Y5 s' B
  通过scan manager配置HPS I/O. / Q9 }/ Y9 ?! S4 L5 {3 a
  通过system manager配置pin 复用. 2 n0 A+ t/ T$ f, |5 ?" \) K
  通过clock manager配置HPS clocks . " j' C% V1 d- ?- q, v2 h7 R- L9 [
  初始化包含了下一阶段启动代码的flash控制器(NAND, SD/MMC, or quad SPI).
3 @% h: j7 e2 L# i
  把下一阶段启动或者叫用户代码引导入SDRAM并把控制权交至下一段代码.! b, J0 c7 J5 C+ {% q
●用户可以在preloader阶段使用HPSconfigure FPGA
* V; P- m* C: apreloader 的具体执行流程有机会会结合preloader code 讲述!

3 u: e0 w$ H1 @本文参考:
①Altera Booting and Configuration Introduction Document:http://www.altera.com/literature/hb/cyclone-v/cv_5400A.pdf

) V  g2 J+ b) y& `- i: _) a
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-10-9 01:03 , Processed in 0.125000 second(s), 23 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表