找回密码
 注册
关于网站域名变更的通知
查看: 550|回复: 9
打印 上一主题 下一主题

器件封装和实物PIN对不上,怎么处理?

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-4-18 14:06 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
根据器件sheetdata提供的封装画好PCB板后,在焊接器件的时候发现器件外面多了一个固定脚,怎么处理?( x8 f+ p+ W) P; F. J. l. z) c

该用户从未签到

推荐
发表于 2019-4-19 09:10 | 只看该作者
有些会发热的器件会在器件背部多一个EP,但是datasheet引脚描述中又没有单列描述,这个EP一般是散热用的,如果没做,应该不影响使用,不过建议最好改一版加上,这个即可散热,也可以增强器件的牢固程度,对过振动试验会有帮助。

点评

谢谢指导  详情 回复 发表于 2019-4-19 10:39

该用户从未签到

推荐
发表于 2019-4-19 09:42 | 只看该作者
PCB样品已经出来了,那只能把元器件多余的固定脚剪掉了,批量的话最好更新一版的。! `6 K, y& W, y3 N6 _4 _
这种失误容易出现在连接器封装上,避免这种设计失误,从两点出发:* N. o% [3 [8 w# ?
1.养成良好的设计习惯,我的做法:逻辑封装和PCB封装连续的时间段画,逻辑封装只画电气管脚不画机械或其它无关管脚,PCB封装电气焊盘和机械焊盘都画,且同一网络的电气焊盘号相同,机械焊盘不命名焊盘号,这样后面在做管脚映射时降低失误风险8 p& e" \6 t/ }3 B5 n' B" H
2.要把这种失误加进自己check list, 设计过程中要阶段性去检视。

点评

check list应该只能检查一些通用性的问题吧,类似这种管脚问题怎么添加?可以细说下吗?  详情 回复 发表于 2019-4-19 10:48

该用户从未签到

2#
发表于 2019-4-18 17:22 | 只看该作者
要保证原理图和封装保持一致,检查一下

点评

好的,谢谢  详情 回复 发表于 2019-4-19 10:31

该用户从未签到

3#
发表于 2019-4-18 17:28 | 只看该作者
封装设置成无用管脚就可以了吧

点评

设置成无用管脚,会报错  详情 回复 发表于 2019-4-19 10:33

该用户从未签到

6#
 楼主| 发表于 2019-4-19 10:31 | 只看该作者
pulbieup 发表于 2019-4-18 17:22
5 y& X# ]; |  V1 G0 O要保证原理图和封装保持一致,检查一下
( ^% r/ d9 F: Y1 l. I
好的,谢谢4 D  ?6 m& Q& |/ J2 K$ e. @! B

该用户从未签到

7#
 楼主| 发表于 2019-4-19 10:33 | 只看该作者
smileqq 发表于 2019-4-18 17:28
7 h, |9 X% |3 K% Z4 I. z3 S封装设置成无用管脚就可以了吧
6 m: F3 ]. o2 i. V: ^! L  z
设置成无用管脚,会报错
2 p: l" j/ c5 t6 a3 I/ P

该用户从未签到

8#
 楼主| 发表于 2019-4-19 10:39 | 只看该作者
shineysunwxy 发表于 2019-4-19 09:10
3 }) G& ^' T$ r$ M+ q6 Z5 c有些会发热的器件会在器件背部多一个EP,但是datasheet引脚描述中又没有单列描述,这个EP一般是散热用的, ...
! K1 v1 O# b% _8 H
谢谢指导
& J. ]  w1 u  ]! P3 o

该用户从未签到

9#
 楼主| 发表于 2019-4-19 10:48 | 只看该作者
Tony_zhang 发表于 2019-4-19 09:42( G$ ]5 B" Y9 c5 M( \; Q$ s( s1 [
PCB样品已经出来了,那只能把元器件多余的固定脚剪掉了,批量的话最好更新一版的。
: h4 n) Q3 V" F+ E" D) `这种失误容易出现在连 ...

0 v% F4 K. t; C  P" Y6 M; y, Ucheck list应该只能检查一些通用性的问题吧,类似这种管脚问题怎么添加?可以细说下吗?7 o+ n) J% U% |9 @4 r6 w

点评

PCB布局和布线阶段,都要去检查一下封装的空焊盘,地焊盘,机械焊盘的网络情况  详情 回复 发表于 2019-4-22 10:49

该用户从未签到

10#
发表于 2019-4-22 10:49 | 只看该作者
ulppknot 发表于 2019-4-19 10:48
4 e4 D+ o& ?' Rcheck list应该只能检查一些通用性的问题吧,类似这种管脚问题怎么添加?可以细说下吗?
  Y2 {, W, \4 F( }# S
PCB布局和布线阶段,都要去检查一下封装的空焊盘,地焊盘,机械焊盘的网络情况& M+ V: c& i; }# \
3 C0 n, [  n! m- w6 B
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-22 17:30 , Processed in 0.140625 second(s), 32 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表