EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
使用 altium Designer有一段时间了,画了一些板子,过程中到处都出现了错误,在这里我结合画一个 FPGA开发板所犯的错误小结一下,希望大家不会犯同样的错误了。
. `/ w9 w' Q; r! w! E1 ]. Z这里先截下我最初画这个开发板的一张“惨不忍睹”的PCB让大家看看。 2 I& k; r ~0 P; F8 u- U! y9 x8 A+ [
Top Layer如图: + f. ~2 p' y& |& U- Q" S# r
9 h9 S0 n7 C, v) Z
Bottom Layer如图: ) m- Z% z% \# @) y
- b; d4 T/ _6 U8 g+ U第一遍画的时候,想“速战速决”把它画完,草草了事,但是等全部布线完以后却发现这里面的错误实在是太多了,我觉得最核心的错误就是一开始就没有注意整个系统各个元器件的布局,从而导致了“灾难”的发生,后来的布线也就非常困难。大家很容易可以在上图中看出布线的长度大部分都很长,其实这也是非常严重的错误,尤其对于高速信号线来说。输入、输出端用的导线应该尽量短,且尽量不要长距离的平行,当然,差分线除外。我们知道,其实每个元器件都会有引脚电感,从芯片的引脚导线到电阻、电容和电感线圈的引线,每条线和走线都有寄生电容和电感,它们直接影响着导线的阻抗并且对高频率敏感。
: K% k; d A6 g一般来说,在低频段时导线主要呈现电阻特性,而根据 RF电路理论可知,在高频段时,导线会呈现电感特性,我画的这个板子是25MHz的,所以可以对这个因素含糊一点了,但是,为了防止带来不必要的麻烦,在走高频信号线时还是小于150MHz波长的1/20为好,以免在板子上形成意外的干扰源,因为当信号频率达到150MHz以上时,PCB走线就相当于“变成”了一个有效的天线了!
8 R7 F1 d0 r2 ~3 R6 L- }我们还得注意一下差分信号的走线,很重要的一点就是差分信号线在板子上的走线必须一样长,而且对于信号速率在一百MHz以上的,还得选用带阻抗控制的高速连接器,我画这块板子的时候不需要考虑这点,但我还是提防了一下,顺便在这里提一下,嘿嘿,要是以后遇到这么高的频率时,就得好好斟酌了,否则会引发EMI问题喔。
3 @( C! Y8 G0 i* p' H5 @不知道大家有没有发现,在上面我画的PCB中其实蕴含着一个很好的优点,那就是整个板子的过孔很少!大家应该都知道,在布线时,我们应该尽量少用或者不用过孔,因为这个会带来更多的集总线模型电感,这就可能会使信号质量降低,更有甚者会引发EMI问题,那可就比较麻烦了。 8 L+ {! I. V" d$ ~+ p& m: {
之后我又重新好好地画了几次,再截个图看看,
+ F* Q: ]! u& vTop Layer如图: + m8 q: m& \4 c
$ R, r) m) y* ]1 T8 R) |) S5 HBottom Layer如图: ) |. f3 a1 t3 C% a, H$ G3 @
" M/ i# X& X5 p
感觉比第一遍画的图还是有改进的,但肯定还可以画得更好,只是觉得目前的话,就这个水平了,以后再慢慢练!
. t2 O$ j" L5 u- k, t
1 J/ X& k* V* m1 B
3 U' A. r: f/ E* a; c0 o; Z4 t* h1 P" R( v9 s% ~" O
: p* p' ? t1 E7 U- d9 l! Y8 Q
0 g2 n3 H' G" M) W9 ^) g9 ^# j
' i8 D4 |( }2 m9 j( A |