找回密码
 注册
关于网站域名变更的通知
查看: 340|回复: 1
打印 上一主题 下一主题

转——【FPGA代码学习】1.1 openrisc初识 

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-4-11 10:52 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
转——【FPGA代码学习】1.1 openrisc初识
1 G- T7 @8 X' o* ]

2 v6 f! d" R" O! J0 w6 C  |OpenRisc是OpenCores组织提供的基于GPL协议的开放源代码的RISC(精简指令集计算机)处理器。有人认为其性能介于ARM7和ARM9之间,适合一般的嵌入式系统使用。最重要的一点是OpenCores组织提供了大量的开放源代码IP核供研究人员使用,因此对于一般的开发单位具有很大的吸引力。8 _& P$ f" L9 }6 x) C1 N6 D
OpenRisc具有以下特点:+ }: H9 l1 k/ H% y" w- T3 c$ I
1.采用免费开放的32/64bit RISC/DSP架构。
3 x' a7 `) H9 M$ \0 x$ E5 [2.用Verilog HDL(硬件描述语言)实现了基于该RISC/DSP架构的RTL(寄存器传输级)描述。* a& ~; s4 K+ i0 p& f
3.具有完整的工具链,包括:开源的软件开发工具,C语言实现的cpu仿真模型,操作系统,以及软件应用所需的函数库。. D/ E( T; a8 {9 z  v
目前openrisc 1000有以下几个实现,OR1200, mor1kx,AltOr32, Or10,or1knd i5。仿真环境有OR1ksim和Jor1k0 z1 `9 t, A% f1 t
支持ecos、ucos、freertos、rtems和linux。
$ Q6 Y" |  D2 G0 r有完整的GNU工具链,. p% ?6 s5 ]6 h* y% m2 L
代码https://github.com/openrisc  或者svn http://opencores.org/ocsvn/openrisc/
' b% [4 r- [5 _/ m
9 R) A  I9 _3 Y更多详情http://opencores.org/or1k/OR1K:Community_portal
, M1 R$ g7 j* a! V  Q" F8 W7 Q" ohttp://opencores.org/or1k/OR1200_OpenRISC_Processor
3 p$ d- V4 Y% X; a+ x1 P

该用户从未签到

2#
发表于 2019-4-11 15:40 | 只看该作者
很实用的网站
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-10-8 23:06 , Processed in 0.203125 second(s), 23 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表