找回密码
 注册
关于网站域名变更的通知
查看: 325|回复: 1
打印 上一主题 下一主题

Altera SOC FPGA起动步骤

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-4-8 10:20 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
Altera SOC FPGA起动步骤, Z/ J7 ^" X1 o& u! C5 e
我经过一年多的实践总结出Altera SOC FPGA起动步骤,对大家在以后实践中会有帮助。$ V# |$ ^2 e  d' ^* d
第1步:起动固化在内部的厂家ROM程序,根据起动引脚的配置,选择从哪里起动(QSPI,SD,NAND);
2 u- p& A7 i1 ]. y( F; m第2步:加载Preloader程序到芯片内部的RAM缓存里运行,这一步很重要,有些重要的参数在这一步设置,比方说,IO口复用,DDR3参数等。
, V9 Y% b/ T! [) w8 e第3步:由Preloader程序加载uboot到DDR3里运行。假如在第2步中,DDR3参数设置不正确,就会报Bad image with mismatched CRC校验错误,就没反应了。
1 d' j+ [, ^+ m, E第4步:uboot读取起动配置文件(uboot.scr),没有的话,就直接加载zImage。6 ]' p2 [8 X- S9 B" T! Y" ~
第5步:再加载设备树。4 x+ Z) ~6 d, C0 G- ?& s$ ?* U( ^

4 H3 Q. x: ^9 U( e) k

该用户从未签到

2#
发表于 2019-4-8 16:10 | 只看该作者
原来是这样 我说怎么找不到uboot.scr
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-30 14:58 , Processed in 0.125000 second(s), 23 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表