|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
Altera SOC FPGA起动步骤, Z/ J7 ^" X1 o& u! C5 e
我经过一年多的实践总结出Altera SOC FPGA起动步骤,对大家在以后实践中会有帮助。$ V# |$ ^2 e d' ^* d
第1步:起动固化在内部的厂家ROM程序,根据起动引脚的配置,选择从哪里起动(QSPI,SD,NAND);
2 u- p& A7 i1 ]. y( F; m第2步:加载Preloader程序到芯片内部的RAM缓存里运行,这一步很重要,有些重要的参数在这一步设置,比方说,IO口复用,DDR3参数等。
, V9 Y% b/ T! [) w8 e第3步:由Preloader程序加载uboot到DDR3里运行。假如在第2步中,DDR3参数设置不正确,就会报Bad image with mismatched CRC校验错误,就没反应了。
1 d' j+ [, ^+ m, E第4步:uboot读取起动配置文件(uboot.scr),没有的话,就直接加载zImage。6 ]' p2 [8 X- S9 B" T! Y" ~
第5步:再加载设备树。4 x+ Z) ~6 d, C0 G- ?& s$ ?* U( ^
4 H3 Q. x: ^9 U( e) k |
|