找回密码
 注册
关于网站域名变更的通知
查看: 455|回复: 2
打印 上一主题 下一主题

FPGA工作原理

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-3-12 13:25 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
FPGA工作原理

+ [# t( Q8 S) Q' [, j+ s# @, o: T" G) `/ [  `$ U
FPGA采用了逻辑单元阵列LCA(Logic Cell Array)这样一个概念,内部包括可配置逻辑模块CLB(Configurable Logic Block)、输出输入模块IOB(Input Output Block)和内部连线(Interconnect)三个部分。 现场可编程门阵列(FPGA)是可编程器件。与传统逻辑电路和门阵列(如PAL,GAL及cpld器件)相比,FPGA具有不同的结构,FPGA利用小型查找表(16×1RAM)来实现组合逻辑,每个查找表连接到一个D触发器的输入端,触发器再来驱动其他逻辑电路或驱动I/O,由此构成了既可实现组合逻辑功能又可实现时序逻辑功能的基本逻辑单元模块,这些模块间利用金属连线互相连接或连接到I/O模块。FPGA的逻辑是通过向内部静态存储单元加载编程数据来实现的,存储在存储器单元中的值决定了逻辑单元的逻辑功能以及各模块之间或模块与I/O间的联接方式,并最终决定了FPGA所能实现的功能,FPGA允许无限次的编程.7 B8 A( O- Y3 m& m, b$ U8 `0 M
. U) R! X' w0 d* x0 Z% m) ^

6 c' ]4 H9 }4 `6 T& L0 T8 a& n5 g9 Q- \7 h: H2 [; G
  基本特点
7 f( d9 y6 p5 V. M+ q9 l
9 T( p6 q* @0 O2 C1 h) \  1)采用FPGA设计ASIC电路(专用集成电路),用户不需要投片生产,就能得到合用的芯片。
+ k, ~+ i0 X) m# q3 V) ~' y* H0 M+ e9 T" s- v! ?3 I
  2)FPGA可做其它全定制或半定制ASIC电路的中试样片。
- i$ r9 j# ?, H
1 _! v# _; w6 c% i  3)FPGA内部有丰富的触发器和I/O引脚。" f/ ~  \- W* `- D2 z& b3 \

7 O; k! J3 r+ _, _  4)FPGA是ASIC电路中设计周期最短、开发费用最低、风险最小的器件之一。7 r+ D; ~# @) C0 F
0 }3 ]% Z+ E1 |
  5) FPGA采用高速CMOS工艺,功耗低,可以与CMOS、TTL电平兼容。2 Z$ ]( q- b5 y: o
$ e0 E# y! G) W7 d. ^7 |& }
  可以说,FPGA芯片是小批量系统提高系统集成度、可靠性的最佳选择之一。
5 M) z2 Z8 L2 J4 I- W- X; a
' _4 F5 s; U( f4 o( s; r8 z  s  FPGA是由存放在片内RAM中的程序来设置其工作状态的,因此,工作时需要对片内的RAM进行编程。用户可以根据不同的配置模式,采用不同的编程方式。6 S# \8 \7 o" c% j, h$ O

! ?' s0 ?$ Z% T" b: [, k1 X  加电时,FPGA芯片将EPROM中数据读入片内编程RAM中,配置完成后,FPGA进入工作状态。掉电后,FPGA恢复成白片,内部逻辑关系消失,因此,FPGA能够反复使用。FPGA的编程无须专用的FPGA编程器,只须用通用的EPROM、PROM编程器即可。当需要修改FPGA功能时,只需换一片EPROM即可。这样,同一片FPGA,不同的编程数据,可以产生不同的电路功能。因此,FPGA的使用非常灵活
/ n0 S) X) D) J! N1 e! Z6 G

该用户从未签到

2#
发表于 2019-3-12 14:49 | 只看该作者
发帖是心得 回帖是美德
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-28 22:01 , Processed in 0.109375 second(s), 23 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表