找回密码
 注册
查看: 567|回复: 1
打印 上一主题 下一主题

cadence pspice中信号源DigClock

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-1-24 06:00 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
cadence Pspice中信号源DigClock
+ U5 f; L9 P8 I' \1 R  |9 `

2 F. A2 P. S) [5 |
$ ~: r7 A! l% o0 y

! K$ Z; c+ F5 [2 e- q& m" v
; R! m, N( o3 a1 h 2 V+ c3 C/ ?9 ?) y. p5 d7 ?

+ ?) O3 U, o- M" U' h' t: j* G

其中DELAY参数是指仿真时波形从某一时刻开始有效,例上图中实例写的是200ms,可以从仿真图中看出,只有在0.2s处激励波形才开始有效。

这些信号源具有无穷的能量,其输出阻抗为0,功率无穷大。


0 C: w+ G; \4 m; q# f2 @6 w
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-5-25 06:11 , Processed in 0.062500 second(s), 26 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表