|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
基于FPGA的可解析、过滤进出数据包的防火墙系统
, N4 t n) _8 r2 Q9 g
- q/ T, Z1 T P, t项目背景及可行性分析( t/ O. { G/ O! V3 H: B I
基于FPGA的防火墙系统设计。基于FPGA平台,设计一个具有防火墙功能的系统,具备对进出网络数据包解析、过滤等功能。目前正处于总体设计与论证阶段。! V4 u* s- y2 I0 i
8 g4 E' ~8 i$ o. B& X; L
项目关键技术及创新点的论述;
7 J# a6 `; ]+ F
5 d1 }7 v6 H4 R9 z4 c( _关键技术有并行运算,状态检测,CAM,规则匹配,及PowerPC嵌入式系统。本项目的创新点是将传统的软件防火墙系统移植到硬件平台,充分利用FPGA的优势,软硬件相结合,提高处理速度和性能。
4 P: k. w. a( f; ^! u" ^$ { , V1 x6 N9 r7 H, r' h8 r+ [/ r# Y
技术成熟性和可靠性论述:
# p1 U8 N' |9 @# ~ - Y$ J- O% w2 C5 Q% a
5 w1 k! B5 G/ q
; p# H' _) p4 Y- E+ o
; J' D' f, G1 K |
|