找回密码
 注册
关于网站域名变更的通知
查看: 422|回复: 1
打印 上一主题 下一主题

FPGA的边沿触发和电平触发中断模式

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2018-12-7 13:52 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
FPGA的边沿触发和电平触发中断模式

所有的入门的屌丝都是知道处理器中断模式是两种是边沿触发和电平触发。


2 w/ J3 _: H7 ]$ m) [8 O, w

边沿触发用的很少,一般还是以下降沿触发为主。当设备完成一个数据后,会输出一个下降沿,触发处理器。而电平触发,是输出一个电平,并且会保持这个电平, 至到系统处理或者清除该中断后才会输出另外的电平。


# }( _, F6 s/ W

在fpga经常会遇到AXI总线或者AVALON总线,总线接口经常是电平触发。如果fpga一端是主控一端。需要设计中断触发状态机以及清除中断操作。


' k* l2 X$ G# f2 Y3 B& H3 u0 U

游客,如果您要查看本帖隐藏内容请回复


$ _( c2 |" o( t% F4 J* S' O0 S' Z& Y" h/ n; L
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-25 08:22 , Processed in 0.109375 second(s), 23 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表