找回密码
 注册
关于网站域名变更的通知
查看: 375|回复: 1
打印 上一主题 下一主题

锁相环中的DLL和PLL的区别之三

[复制链接]
  • TA的每日心情
    开心
    2019-11-19 15:19
  • 签到天数: 1 天

    [LV.1]初来乍到

    跳转到指定楼层
    1#
    发表于 2018-11-20 10:09 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

    EDA365欢迎您登录!

    您需要 登录 才可以下载或查看,没有帐号?注册

    x

    5 l( C/ J  ^. I) S. o锁相环的基本组成# Q: s4 u, J+ i6 Q1 {

    # m0 }9 G& M* w' q( N' z锁相环路是一种反馈控制电路,简称锁相环(PLL,Phase-LockedLoop)。锁相环的特点是:利用外部输入的参考信号控制环路内部振荡信号的频率和相位。因锁相环可以实现输出信号频率对输入信号频率的自动跟踪,所以锁相环通常用于闭环跟踪电路。锁相环在工作的过程中,当输出信号的频率与输入信号的频率相等时,输出电压与输入电压保持固定的相位差值,即输出电压与输入电压的相位被锁住,这就是锁相环名称的由来。锁相环通常由鉴相器(PD,PhaseDetector)、环路滤波器(LF,LoopFilter)和压控振荡器(VCO,VoltageControlledOscillator)三部分组成
    / \1 @7 n- ]2 l& A! D' Q( m5 O. f; B
    锁相环电路的特点:
    - L" x# h0 X4 C0 Y  ^6 ?1 H$ I) a
    3 n! X' y# \1 Z) Q6 G6 o1)锁定是无剩余频差;
    8 n! [: c. @- i8 L+ c! Y* f3 ^  r, Q& e6 R7 u
    2)具有良好的窄带载波跟踪性能;$ Y1 g1 U! o2 z* O9 p# A
    ; d3 r* T* A. k8 h+ L% P
    3)具有良好的宽带调制跟踪性能;
      v' B( e- J, S7 q! N+ n% @' [5 D) @- T, U/ R* N
    4)门限性能好;
    7 Z: z3 q) W  C4 m: \$ b1 {
    7 q) ]+ z' ?" ^* F+ z5)易于集成。9 t$ j" U, e7 X) Z& @
    ' c- X( s3 {; I1 f, {$ K6 \- U, y" o
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-10-6 13:07 , Processed in 0.156250 second(s), 23 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表