EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
跳上Avalon总线:一种简化的FPGA接口
; X; }" p! T! {% M许多新式FPGA设计采用了一些用于控制的 嵌入式处理器。一种典型解决方案需要使用诸如NIOS等嵌入式软处理器。另一种解决方案则使用包含一个内置硬处理器的SoC(片上系统)器件。图1所示为一个典型的Altera FPGA系统,该系统包含处理器和一系列通过Avalon内存映射(MM)总线连接的外设。这些处理器极大地简化了最终应用,但是要求开发人员拥有坚实的编程背景和精细复杂工具链的相关知识。这会阻碍调试工作的推进,特别是如果 硬件工程师需要一种不会烦扰软件工程师即可完成外设读写的简单方法。 图1 通过Avalon内存映射(MM)总线连接的典型Altera FPGA系统 5 `* v. F0 ~1 H* u, h3 w7 z9 a3 ?6 l+ {
5 e% H! o9 t4 `1 M ) l+ ?6 _8 r' l! V/ Q* g! X
|