找回密码
 注册
关于网站域名变更的通知
查看: 276|回复: 2
打印 上一主题 下一主题

FPGA学习技巧分享

  [复制链接]
  • TA的每日心情
    开心
    2019-11-20 15:05
  • 签到天数: 2 天

    [LV.1]初来乍到

    跳转到指定楼层
    1#
    发表于 2018-10-19 08:40 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

    EDA365欢迎您登录!

    您需要 登录 才可以下载或查看,没有帐号?注册

    x
    本帖最后由 Colbie 于 2018-10-19 08:45 编辑
    % S7 ~' N0 y- \3 o: _7 h# i5 P9 @6 q: u* ^) @: D5 q  l0 e+ {
    FPGA学习技巧分享

    4 X7 ~2 b5 r5 [6 H$ {2 ?5 h; J% P- U, x4 Q+ v& P1 i
           在学习一门技术之前我们往往从它的编程语言入手,比如学习单片机,我们往往从汇编或者C语言入门。
    2 h0 P' m3 \+ R( \& q
           所以不少开始接触FPGA的开发人员,往往是从VHDL或者Verilog开始入手学习的。
    6 z- ]( v8 Q! w' l5 }5 N
           但我个人认为,若能先结合《数字电路基础》系统学习各种74系列逻辑电路,深刻理解逻辑功能,对于学习HDL语言大有裨益,往往会起到事半功倍的效果。
    , q6 N1 }3 D, o" e: _* {0 ?% A3 m
           当然,任何编程语言的学习都不是一朝一夕的事,经验技巧的积累都是在点滴中完成,FPGA设计也无例外。下面就以我的切身体会,谈谈FPGA设计的经验技巧。
    ; V! p; k: Q6 R; @5 B# `
    功能足够强大的可编程器件PLD/FPGA - Altera/Intel的MAX10
    , f5 v+ s0 h, S
          我们先谈一下FPGA基本知识
          1.硬件设计基本原则
           FPGA(Field-Programmable Gate Array),即现场可编程门阵列,它是在PAL、GAL、cpld等可编程器件的基础上进一步发展的产物。

    : O. U0 J* h0 _
           它是作为专用集成电路领域中的一种半定制电路而出现的,既解决了定制电路的不足[功能固定,后期修改不灵活],又克服了原有可编程器件门电路数有限的缺点。
    & p7 R6 {. J( S  |) q4 M: f
           一个设计如果时序余量较大,所能跑的频率远高于设计要求,能可以通过模块复用来减少整个设计消耗的芯片面积,这就是用速度优势换面积的节约;
    # _9 V: b& L8 g  |
           反之,如果一个设计的时序要求很高,普通方法达不到设计频率,那么可以通过数据流串并转换,并行复制多个操作模块,对整个设计采用“乒乓操作”和“串并转换”的思想进行处理,在芯片输出模块处再对数据进行“并串转换”。从而实现了用面积复制换取速度的提高。

    ( d( n) y8 d2 @3 {/ R2 W) Q
           [上面两段讲得有点晦涩,通俗的意思也就是说一个人干不过来的活,可以多个人同时干,这样速度就快了, FPGA硬件资源丰富,可以通过多个功能模块并行处理的方式加快系统整体的处理速度]
    * u4 l  ?  y# E  B; N3 a
           ● 硬件原则: 理解HDL本质。
           ● 系统原则: 整体把握。
           ● 同步设计原则: 设计时序稳定的基本原则。

    ( |/ Y3 g( @- c( i; W# L: s
           2.Verilog作为一种HDL语言, 对系统行为的建模方式是分层次的
           比较重要的层次有系统级、算法级、寄存器传输级、逻辑级、门级、电路开关级。

    ' G! S# i$ t' S8 n
           3.实际工作中,除了描述仿真测试激励时使用for循环语句外,极少在RTL级编码中使用for循环
           这是因为for循环会被综合器展开为所有变量情况的执行语句,每个变量独立占用寄存器资源,不能有效的复用硬件逻辑资源,造成巨大的浪费。一般常用case语句代替。

    ( P1 [' y9 j& E2 H1 q
           4. if…else…和case在嵌套描述时是有很大区别的
           if…else…是有优先级的,一般来说,第一个if的优先级最高,最后一个else的优先级最低。而case语句是平行语句,它是没有优先级的,而建立优先级结构需要耗费大量的逻辑资源,所以能用case的地方就不要用if…else…语句。
    / Q  J& A& \: o% s
           补充:1.也可以用if…; if…; if…;描述不带优先级的“平行”语句。

    & p3 ~5 ^" z( z6 ]  q7 d" ~1 [3 ^
           5.FPGA一般触发器资源比较丰富, 而CPLD组合逻辑资源更丰富
         【其实这句话说的不对,CPLD的规模一般较小,速度快,内部的寄存器尤其是块状寄存器少,而FPGA只是内部的寄存器资源非常丰富,组合逻辑也不杀,取决于选用的系列和具体的型号,在同样的价格下,如果不需要太多的寄存器,而主要需要的是组合逻辑,选择PLD会更合适】
    ) X" [+ s& l) z3 ]
           6.FPGA和CPLD的组成
           FPGA基本有可编程I/O单元、基本可编程逻辑单元、嵌入式块RAM、丰富的布线资源、底层嵌入功能单元和内嵌专用硬核等6部分组成。

    . L* ~% @( D7 |0 [! B) u/ i* B
         【时钟发生器也是很重要的一部分,为了将器件运行在更高的速度,FPGA内部都集成了锁相环PLL电路】

    9 H9 e& Q5 p- ]1 z# E* E
           CPLD的结构相对比较简单,主要由可编程I/O单元、基本逻辑单元、布线池和其它辅助功能模块组成。

    ( O* ]2 a3 ]& i# v: ]/ g
    FPGA内部核心功能
    1 q) J; M* I7 `- t6 F! Q6 k) ^4 J
           7.Block RAM
           3种块RAM结构,M512 RAM(512bit)、M4K RAM(4Kbit)、M-RAM(64Kbit)。
    , ]$ c* A( \5 Q" V6 ~
           ● M512 RAM:适合做一些小的Buffer、FIFO、DPRAM、SPRAM、ROM等;
           ● M4K RAM: 适用于一般的需求;
           ● M-RAM: 适合做大块数据的缓冲区。
    ( B# b7 q! M1 z  p  i+ v
           Xilinx 和 Lattice FPGA的LUT可以灵活配置成小的RAM、ROM、FIFO等存储结构,这种技术被称为分布式RAM。【Altera/Intel的也可以啊】

    3 n9 p5 f4 Y4 n: k4 C6 e5 ?' J: ~$ _! |
           补充:但是在一般的设计中,不提倡用FPGA/CPLD的片内资源配置成大量的存储器,这是处于成本的考虑。所以尽量采用外接存储器。

    2 G' n/ S- S5 X) A
           8.善用芯片内部的PLL或DLL资源完成时钟的分频、倍频率、移相等操作不仅简化了设计,并且能有效地提高系统的精度和工作稳定性。
    ; N& k& o- E: \: z" S9 Q
           【主要是可以通过外部比较普通的时钟,就可以在FPGA内部运行到几百MHz的频率,并且可以产生各种不同相位的时钟给不同的时序逻辑】

    ! X8 F3 n  q. e# E0 d+ O+ l
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-10-6 07:28 , Processed in 0.125000 second(s), 26 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表