找回密码
 注册
关于网站域名变更的通知
12
返回列表 发新帖
楼主: ly04t
打印 上一主题 下一主题

IIC为什么要串联电阻

[复制链接]

该用户从未签到

17#
发表于 2018-10-2 10:42 | 只看该作者
自己仿真下就知道了,上升沿都是尖峰的。串电阻就平滑多了。主要针对信号的完整性才串电阻的,不然一不小心,EMI过不了。

该用户从未签到

21#
发表于 2018-10-14 10:14 | 只看该作者
100 ohm应该和信号完整性的没有啥关系了, 我倾向于100电阻和芯片内部的电容组成RC low pass filter, 滤除glitch, high requency noise, 当然也可以滤除overshoot/undershoot毛刺

点评

我赞成,SI串的话不会大于50,可能是限流或者EMI或者保护啥的  详情 回复 发表于 2018-11-2 18:03

该用户从未签到

22#
发表于 2018-10-19 15:34 | 只看该作者
学习学习了
  • TA的每日心情
    开心
    2019-11-19 16:35
  • 签到天数: 1 天

    [LV.1]初来乍到

    23#
    发表于 2018-10-24 14:29 | 只看该作者
    不传也完全没问题

    该用户从未签到

    24#
    发表于 2018-11-2 18:03 | 只看该作者
    Jujianjun 发表于 2018-10-14 10:14
    3 Y' s3 v: {/ Y# L# m+ G100 ohm应该和信号完整性的没有啥关系了, 我倾向于100电阻和芯片内部的电容组成RC low pass filter, 滤除 ...

    3 F! q. Q2 z, i6 ]9 I- X" [/ h我赞成,SI串的话不会大于50,可能是限流或者EMI或者保护啥的
      Q* T/ V- T8 W; {6 \( W# ~* Y

    该用户从未签到

    25#
    发表于 2019-1-15 16:56 | 只看该作者
    stefan2018 发表于 2018-9-26 14:29
    $ K1 B% X. w4 \$ D1 l因为SDA&SCL是open drain or open collector 输入输出。不给上拉不能工作。
    : Q7 Y% ^" G5 d, a# J2 T
    楼上正解,所开漏方式,必须上拉。串电阻应该是为了防止信号过冲损坏器件。
    - i: w1 w; z6 _9 B

    该用户从未签到

    26#
    发表于 2019-4-27 12:11 | 只看该作者
    应该是在实际应用中,防浪涌或ESD对I2C的影响。

    “来自电巢APP”

    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-8-23 14:15 , Processed in 0.109375 second(s), 21 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表