找回密码
 注册
关于网站域名变更的通知
查看: 3184|回复: 16
打印 上一主题 下一主题

单片DDR3L是否需要做端接?

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2018-2-10 09:49 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
单片DDR3L的地址线和控制线是否需要做端接,上拉至VTT?
9 E5 O% A% f5 t  o" @如果不用端接的话,地址线和控制线是否可以通过源端串电阻来满足信号完整性来实现?
; X- v4 Q$ M1 Q$ R

该用户从未签到

2#
发表于 2018-2-10 16:47 | 只看该作者
我记得以前设计我们好像都是对控制线 地址线做端接上拉到VTT的

点评

单片DDR3也是做上拉到VTT的端接吗?  详情 回复 发表于 2018-2-10 17:17

该用户从未签到

3#
 楼主| 发表于 2018-2-10 17:17 | 只看该作者
bluskly 发表于 2018-2-10 16:47& K0 @9 [9 x5 @2 i6 t2 B
我记得以前设计我们好像都是对控制线 地址线做端接上拉到VTT的
$ \$ I, U% M8 Y/ m& G+ f4 d' [
单片DDR3也是做上拉到VTT的端接吗?- S6 j: k5 _% w$ V7 I

该用户从未签到

5#
发表于 2018-2-24 11:23 | 只看该作者
不需要,千万不要端接

点评

为啥?之前遇到过问题吗?  详情 回复 发表于 2018-2-24 17:30

该用户从未签到

6#
 楼主| 发表于 2018-2-24 17:30 | 只看该作者
mening 发表于 2018-2-24 11:237 q* c) M( Q, ?, p, a
不需要,千万不要端接
# H8 c# y8 j8 {. ^/ _8 y
为啥?之前遇到过问题吗?* W" ~. p0 `. [$ C. z

该用户从未签到

7#
发表于 2018-2-24 21:53 | 只看该作者
看你是用 Tree 或是 Fly-By 的架構" t( k4 k- b4 v) S2 v8 P
# E2 y/ |/ u# v0 \. }5 h

DDR3 Fly-By Architechture.jpg (54.03 KB, 下载次数: 7)

DDR3 Fly-By Architechture.jpg

DDR3 Tree Architechture.jpg (46.03 KB, 下载次数: 3)

DDR3 Tree Architechture.jpg

tn4113_ddr3_point_to_point_design.pdf

631.67 KB, 下载次数: 44, 下载积分: 威望 -5

点评

老大,我说的是单片的DDR3L,因此不存在什么fly-by和T型拓扑结构了,并且是工业场合应用,对可靠性要求比较高,我感觉还是用终端上拉到VTT的这种端接模式要好一些  详情 回复 发表于 2018-2-25 08:07

该用户从未签到

8#
 楼主| 发表于 2018-2-25 08:07 | 只看该作者
超級狗 发表于 2018-2-24 21:53
6 h, J. e" t& ?& k  B看你是用 Tree 或是 Fly-By 的架構

4 s8 _2 O. o+ z6 H) N6 E# W- k老大,我说的是单片的DDR3L,因此不存在什么fly-by和T型拓扑结构了,并且是工业场合应用,对可靠性要求比较高,我感觉还是用终端上拉到VTT的这种端接模式要好一些  x- m9 i5 |8 j; x& W9 c& }: {& e

该用户从未签到

9#
发表于 2018-2-26 15:17 | 只看该作者
目前我们的DDR3一般都Adress/Control是不需要上拉了,工作都正常。但是这应该与各个主CPU的要求有关。

点评

你们用的几片DDR3?时钟频率跑到了多少?  详情 回复 发表于 2018-2-26 18:04

该用户从未签到

10#
 楼主| 发表于 2018-2-26 18:04 | 只看该作者
lazybear 发表于 2018-2-26 15:176 D! W! \3 p% U; b- z% V
目前我们的DDR3一般都Adress/Control是不需要上拉了,工作都正常。但是这应该与各个主CPU的要求有关。

. ^7 i: u  U, H! E& l; L你们用的几片DDR3?时钟频率跑到了多少?

点评

2片,只有460MHz  发表于 2018-2-27 09:33

该用户从未签到

11#
发表于 2018-3-3 08:47 | 只看该作者
单片不需要,应用求稳妥的话可以把ODT打开。我们之前用DDR3和DDR3L都没有做端接,而且也都通过的chamber的高温低压(高温80度,低压1.425V)测试。DDR工作是否稳定还是得看你的走线或者说DDR参数是否合理。

该用户从未签到

12#
发表于 2018-3-26 23:30 | 只看该作者
我觉得单片点对点的话可以用源端串阻来阻抗匹配啊,可以仿真看结果,但是仅限理论,没实际项目经验。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-10-29 21:32 , Processed in 0.140625 second(s), 27 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表