找回密码
 注册
查看: 1208|回复: 18
打印 上一主题 下一主题

2017年7月24日公益PCB评审报告节选

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2017-7-25 08:48 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
1.  晶体电容尽量不要放末端,出现残端现象.% J: F4 |, s8 V' m; W' @" X

5 j& B7 b1 g4 h( ~  }$ S* H9 V

该用户从未签到

推荐
发表于 2017-7-25 15:12 | 只看该作者
eddiemoon 发表于 2017-7-25 14:39
! K, ~- ]2 m6 b! k2 M: B天线效应是pcb线长波长的20分之一吧,那你说那个电容应该怎么摆放好点呢?

* X3 ~  O- \. h) _摆在晶体前面靠电阻.. C. D; f% R5 r6 ?. @

点评

嗯,摆电阻那里是进一些,走线短,EMI也小。  详情 回复 发表于 2017-7-25 16:30

该用户从未签到

推荐
发表于 2017-8-18 11:57 | 只看该作者
EDA365QA 发表于 2017-7-25 08:53: g% Q% Z' R" Q3 L, ?. j% s
5.  优化布线尽量少走蛇形线.
4 r: O4 i$ a: M1 F# x7 }
不走蛇形线,空间条件有限的情况下差分线等长如何控制?2 H$ F6 {# d" n8 F1 v; i9 a" a* ?

点评

pcb
看图片有箭头.  详情 回复 发表于 2017-8-18 13:50

该用户从未签到

推荐
 楼主| 发表于 2017-7-25 08:51 | 只看该作者
4.  保护地与GND尽可能不重叠,保护地与其它网络要求1MM以上间距.
5 @( i0 J4 P  p# G  ^8 v1 ?+ N& m/ T
2 i3 b' l& a6 R7 \" d/ @- x

该用户从未签到

2#
 楼主| 发表于 2017-7-25 08:49 | 只看该作者
2.  插件电容水平垂直各一个方向.
1 f* a( m, z+ D4 V
3 M3 C" ]( H9 ~

该用户从未签到

3#
 楼主| 发表于 2017-7-25 08:50 | 只看该作者
3.  布线在分割上了.
4 ?/ ?7 f8 U* o2 k8 E" A! o
1 o6 _/ O0 u& l

该用户从未签到

6#
 楼主| 发表于 2017-7-25 08:53 | 只看该作者
5.  优化布线尽量少走蛇形线.7 `0 l* f: B6 k: u' n

7 h3 I' D' H( c% k+ k2 p8 L. z# G' l

点评

不走蛇形线,空间条件有限的情况下差分线等长如何控制?  详情 回复 发表于 2017-8-18 11:57

该用户从未签到

7#
 楼主| 发表于 2017-7-25 08:54 | 只看该作者
6.  有多次跨分割了.% s2 G( y! O) J7 u/ e

6 s( o" X3 n- m8 S

该用户从未签到

8#
 楼主| 发表于 2017-7-25 08:55 | 只看该作者
7.  5v电源要加强.
* ^$ E9 L0 p0 G5 [) S+ B/ C : t7 W2 t. \$ E

该用户从未签到

9#
 楼主| 发表于 2017-7-25 08:56 | 只看该作者
8.  电源PIN加粗.5 |  f1 B7 _' H
- ?7 t1 ]$ P8 D7 J( S

该用户从未签到

10#
 楼主| 发表于 2017-7-25 08:56 | 只看该作者
9.  走类差分包AGND.
5 m' d& M! J' |4 g. G! u
0 X! K0 _8 j* _# |6 A

该用户从未签到

11#
 楼主| 发表于 2017-7-25 08:58 | 只看该作者
10.  布线没在参考面上.
6 e. {8 M  f6 @  f& ~ 0 L7 G8 [4 z" b% ~6 u5 H, ]

该用户从未签到

12#
发表于 2017-7-25 10:22 | 只看该作者
请问什么是残端效应?7 z. R1 b2 M/ \  V2 A5 c

点评

pcb
残端效应就相当于天线.[/backcolor]  详情 回复 发表于 2017-7-25 13:15

该用户从未签到

13#
发表于 2017-7-25 13:15 | 只看该作者
eddiemoon 发表于 2017-7-25 10:22
: _. o* r. k% ?7 k: ^请问什么是残端效应?

( b2 Q+ D7 p9 B9 `3 U残端效应就相当于天线.1 o/ P( W0 s. i4 f2 f, Z, ]% J6 U

该用户从未签到

14#
发表于 2017-7-25 14:39 | 只看该作者
天线效应是pcb线长波长的20分之一吧,那你说那个电容应该怎么摆放好点呢?

点评

pcb
摆在晶体前面靠电阻.  详情 回复 发表于 2017-7-25 15:12
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-5-24 05:56 , Processed in 0.125000 second(s), 37 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表