找回密码
 注册
查看: 4598|回复: 72
打印 上一主题 下一主题

2017年6月13日公益PCB评审报告节选

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2017-6-13 19:57 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
应众多网友要求,希望公开评审意见以便让更多人学习,本贴为6月13日公益PCB评审报告节选。
旨在传播规范的PCB设计理念,帮助设计师们提升设计水平,提高设计质量。
欢迎大家在每日贴吧中打卡讨论学习。
. t! W) f" r$ _3 {5 a/ X
PS:如果想要得到一份专属于您的评审报告,让自己的设计文件与专家见面,那就快快行动起来,发送给我们
% C8 i( G5 }+ I

该用户从未签到

推荐
 楼主| 发表于 2017-6-13 20:00 | 只看该作者
5、FPGA的特殊要求:接入的100欧电阻到FPGA的走线长度相等,故接入到1.2V电源的走线应在电阻走而不能从过孔直接取电。
4 s; A9 ^7 x' Q$ a4 v

0613-5芯片特殊等长要求.jpg (31.57 KB, 下载次数: 16)

0613-5芯片特殊等长要求.jpg

点评

报告:这个不太懂。怎么叫不能从过孔取电?这个电阻靠近FPGA的接入点放置,不是通过打孔接起来的吗?两边都是通过VIA接起来的吧?  详情 回复 发表于 2017-6-23 13:47
  • TA的每日心情
    开心
    2023-7-12 15:28
  • 签到天数: 70 天

    [LV.6]常住居民II

    推荐
    发表于 2018-1-9 17:26 | 只看该作者
    太好了这个=-=点赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞赞;P

    该用户从未签到

    推荐
    发表于 2017-6-23 13:47 | 只看该作者
    EDA365QA 发表于 2017-6-13 20:00
    + M5 Q3 i* L5 `  s5、FPGA的特殊要求:接入的100欧电阻到FPGA的走线长度相等,故接入到1.2V电源的走线应在电阻走而不能从过孔 ...

    6 `3 L- U6 B1 _# e& s- G报告:这个不太懂。怎么叫不能从过孔取电?这个电阻靠近FPGA的接入点放置,不是通过打孔接起来的吗?两边都是通过VIA接起来的吧?
    $ q4 w/ j; V( w( l! Q

    点评

    gfm
    要经过电容滤波。  详情 回复 发表于 2017-12-19 17:50
    这个我知道,做过这个类型的。如图所示  详情 回复 发表于 2017-6-30 08:43

    该用户从未签到

    2#
     楼主| 发表于 2017-6-13 19:58 | 只看该作者
    1、结构要求此处兼容设计两类过孔,板内封装没有加入此孔且无特别说明此处需要挖槽处理。制版后影响结构安装。
    2 E% k! E$ N5 G) y: I

    0613-1封装与结构图不匹配.jpg (59.12 KB, 下载次数: 7)

    0613-1封装与结构图不匹配.jpg

    该用户从未签到

    3#
     楼主| 发表于 2017-6-13 19:58 | 只看该作者
    2、422串口的最大传输速率是10Mb/s。采用差模传输,抗干扰能力强。
    1 Z7 l) \' w- e! F

    0613-2差分走线按单端走线走.jpg (24.14 KB, 下载次数: 11)

    0613-2差分走线按单端走线走.jpg

    该用户从未签到

    4#
     楼主| 发表于 2017-6-13 19:59 | 只看该作者
    3、音频信号是模拟信号,为了得到更好的信号质量,通常都会包地并打地过孔处理。3 i4 r1 G% n. S9 Z8 {$ v& l

    0613-3模拟线没有包地.jpg (26.48 KB, 下载次数: 7)

    0613-3模拟线没有包地.jpg

    该用户从未签到

    5#
     楼主| 发表于 2017-6-13 19:59 | 只看该作者
    本帖最后由 EDA365QA 于 2017-6-13 20:06 编辑 ' ]. @" w  E" d1 p2 i+ ?
    " l* \5 v  D8 M2 Y2 I& @
    4、电源地和板内地互联磁珠需要短而粗的走线及更多的过孔来降低阻抗和保证通流量。, G" ?) I. O; Y3 ?

    0613-4板内两种地连接瓶颈.jpg (62.11 KB, 下载次数: 9)

    0613-4板内两种地连接瓶颈.jpg

    该用户从未签到

    7#
     楼主| 发表于 2017-6-13 20:00 | 只看该作者
    6、射频部分需要控制50欧姆阻抗线,第二层挖空后第三层需要埔地作为回流参考平面。
    1 u  k  E# N+ c4 K

    0613-6射频线没有控制阻抗.jpg (31.13 KB, 下载次数: 2)

    0613-6射频线没有控制阻抗.jpg

    该用户从未签到

    8#
     楼主| 发表于 2017-6-13 20:01 | 只看该作者
    7、电源需要短粗布线,提供芯片工作电流。
    7 g. z4 o% H+ F

    0613-7电源线过细.jpg (37.8 KB, 下载次数: 9)

    0613-7电源线过细.jpg

    该用户从未签到

    9#
     楼主| 发表于 2017-6-13 20:02 | 只看该作者
    8、电源芯片的正负sense是很重要的采样点,需要走类差分在滤波电容后取电。不正确的连接会影响输出电压的准确性。& U/ f+ c% ]0 x$ D

    0613-8电源芯片sense处理不当.jpg (39.12 KB, 下载次数: 2)

    0613-8电源芯片sense处理不当.jpg

    该用户从未签到

    10#
     楼主| 发表于 2017-6-13 20:03 | 只看该作者
    9、高速射频不要走无关电源到其下方,否则会引起不必要的干扰。射频部分电源不大的情况可以采用走线形式处理,保证过流量即可。- P3 l7 i/ z: @% r, x

    0613-9无关电源铺铜到射频区域.jpg (14.22 KB, 下载次数: 4)

    0613-9无关电源铺铜到射频区域.jpg

    点评

    这意思是电源层在划分铜箔时,射频信号及其相关零件下面直接不要铺就可以了吗?  详情 回复 发表于 2017-8-21 14:51

    该用户从未签到

    11#
     楼主| 发表于 2017-6-13 20:03 | 只看该作者
    10、走线走在平面挖空区,阻抗线没有参考平面会引起阻抗不连续。! p5 V( g( ^+ j* H! U7 y. ~

    0613-10走线在分隔带上.jpg (19.19 KB, 下载次数: 3)

    0613-10走线在分隔带上.jpg

    该用户从未签到

    12#
    发表于 2017-6-13 20:25 | 只看该作者
    学习了,先打卡。

    点评

    持续学习哦。  详情 回复 发表于 2017-6-14 09:56

    该用户从未签到

    13#
    发表于 2017-6-14 08:47 | 只看该作者
    非常好的学习要点,必须先赞一个.

    该用户从未签到

    15#
    发表于 2017-6-14 09:34 | 只看该作者
    这个活动好,强烈支持!评审意见多多益善!

    点评

    每天进步一点点,我们会持续每天更新,请继续关注支持。  详情 回复 发表于 2017-6-14 09:59
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-5-25 15:38 , Processed in 0.093750 second(s), 38 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表