找回密码
 注册
关于网站域名变更的通知
查看: 1407|回复: 2
打印 上一主题 下一主题

PROTEL--------初学者技术大全(一)

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2008-11-29 16:09 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
1.原理图常见错误:2 j$ |# f5 E, D
(1)ERC报告管脚没有接入信号:
9 ^# ]0 p. V: y+ W; s3 z! S+ l5 [    a. 创建封装时给管脚定义了I/O属性;. ?, ~& B% T7 h- H
    b.创建元件或放置元件时修改了不一致的grid属性,管脚与线没有连上;
' o; z  V1 V% ~5 q9 y) [1 z    c. 创建元件时pin方向反向,必须非pin name端连线。
, h; u4 z! j6 c0 v(2)元件跑到图纸界外:没有在元件库图表纸中心创建元件。4 r5 i4 `$ w; Z, K$ P& d6 ^: |: ]
(3)创建的工程文件网络表只能部分调入pcb:生成netlist时没有选择为global。# N3 }+ I6 G' ~% @6 X
(4)当使用自己创建的多部分组成的元件时,千万不要使用annotate.: i0 @2 G, A3 n  g
2.PCB中常见错误:% k4 C& f' T% l3 T+ w2 ^
(1)网络载入时报告NODE没有找到:6 c; \- Z& k( f' L" B- b- P
   a. 原理图中的元件使用了pcb库中没有的封装; 1 I* n) D  D! |# e  L* R0 o. ^
   b. 原理图中的元件使用了pcb库中名称不一致的封装;* l% W/ @: W4 l- W+ T0 n
   c. 原理图中的元件使用了pcb库中pin number不一致的封装。如三极管:sch中pin number 为e,b,c, 而pcb中为1,2,3。& H9 ~  S" Q+ W- B
(2)打印时总是不能打印到一页纸上:3 o, V) u& E1 r1 s" l2 O, w* S
   a. 创建pcb库时没有在原点; ' m% `2 X0 T# g6 j! A7 W! @
   b. 多次移动和旋转了元件,pcb板界外有隐藏的字符。选择显示所有隐藏的字符,缩小pcb, 然后移动字符到边界内。
4 W4 y" a: q) Q+ v(3)DRC报告网络被分成几个部分:
  D& O5 }0 Q6 Y2 w; ^表示这个网络没有连通,看报告文件,使用选择CONNECTED COPPER查找。
5 Q2 `3 N) q; O1 V9 O另外提醒朋友尽量使用WIN2000, 减少蓝屏的机会;多几次导出文件,做成新的DDB文件,减少文件尺寸和protel僵死的机会。如果作较复杂得设计,尽量不要使用自动布线。5 Y3 V! |2 \6 p
在PCB设计中,布线是完成产品设计的重要步骤,可以说前面的准备工作都是为它而做的, 在整个PCB中,以布线的设计过程限定最高,技巧最细、工作量最大。PCB布线有单面布线、双面布线及多层布线。布线的方式也有两种:自动布线及交互式布线,在自动布线之前, 可以用交互式预先对要求比较严格的线进行布线,输入端与输出端的边线应避免相邻平行,以免产生反射干扰。必要时应加地线隔离,两相邻层的布线要互相垂直,平行容易产生寄生耦合。
$ K; E; v, j3 C1 K( E7 ?8 r自动布线的布通率,依赖于良好的布局,布线规则可以预先设定, 包括走线的弯曲次数、导通孔的数目、步进的数目等。一般先进行探索式布经线,快速地把短线连通,然后进行迷宫式布线,先把要布的连线进行全局的布线路径优化,它可以根据需要断开已布的线。 并试着重新再布线,以改进总体效果。
; v5 q$ I- |) N2 ?: H4 Z对目前高密度的PCB设计已感觉到贯通孔不太适应了, 它浪费了许多宝贵的布线通道,为解决这一矛盾,出现了盲孔和埋孔技术,它不仅完成了导通孔的作用,还省出许多布线通道使布线过程完成得更加方便,更加流畅,更为完善,PCB 板的设计过程是一个复杂而又简单的过程,要想很好地掌握它,还需广大电子工程设计人员去自已体会,才能得到其中的真谛。9 Q! z$ u; Y* p+ T# B
3 {9 p9 L4 x( ]1 Q
1 电源、地线的处理
3 t  n% B- a; D' |* q" a既使在整个PCB板中的布线完成得都很好,但由于电源、 地线的考虑不周到而引起的干扰,会使产品的性能下降,有时甚至影响到产品的成功率。所以对电、地线的布线要认真对待,把电、地线所产生的噪音干扰降到最低限度,以保证产品的质量。
& [( F; H0 A; B8 m% l6 e对每个从事电子产品设计的工程人员来说都明白地线与电源线之间噪音所产生的原因, 现只对降低式抑制噪音作以表述:
9 B2 N& T3 d! D$ r* J2 D众所周知的是在电源、地线之间加上去耦电容。( Q6 V  B* d) G9 W1 D
尽量加宽电源、地线宽度,最好是地线比电源线宽,它们的关系是:地线>电源线>信号线,通常信号线宽为:0.2~0.3mm,最经细宽度可达0.05~0.07mm,电源线为1.2~2.5 mm5 O5 q) _. l2 F$ ~
对数字电路的PCB可用宽的地导线组成一个回路, 即构成一个地网来使用(模拟电路的地不能这样使用)+ W. p4 \" V% m3 ^
用大面积铜层作地线用,在印制板上把没被用上的地方都与地相连接作为地线用。或是做成多层板,电源,地线各占用一层。- [' e# i# `' s2 j' S5 B
2、数字电路与模拟电路的共地处理
' g7 |# M/ P' M! I. z6 J  n现在有许多PCB不再是单一功能电路(数字或模拟电路),而是由数字电路和模拟电路混合构成的。因此在布线时就需要考虑它们之间互相干扰问题,特别是地线上的噪音干扰。' @( L2 @# I+ ]: B' }
数字电路的频率高,模拟电路的敏感度强,对信号线来说,高频的信号线尽可能远离敏感的模拟电路器件,对地线来说,整人PCB对外界只有一个结点,所以必须在PCB内部进行处理数、模共地的问题,而在板内部数字地和模拟地实际上是分开的它们之间互不相连,只是在PCB与外界连接的接口处(如插头等)。数字地与模拟地有一点短接,请注意,只有一个连接点。也有在PCB上不共地的,这由系统设计来决定。  g7 P1 a. Z5 [$ X, y

$ d) D; d4 S! s* _$ Q% f1 W0 a3、信号线布在电(地)层上
0 X, B& k5 F6 Y* S9 K$ m0 R在多层印制板布线时,由于在信号线层没有布完的线剩下已经不多,再多加层数就会造成浪费也会给生产增加一定的工作量,成本也相应增加了,为解决这个矛盾,可以考虑在电(地)层上进行布线。首先应考虑用电源层,其次才是地层。因为最好是保留地层的完整性。; f' M, I$ B* i3 R

% i( m6 g( o0 y1 g# K; n4、大面积导体中连接腿的处理1 x) z& c% e* g
在大面积的接地(电)中,常用元器件的腿与其连接,对连接腿的处理需要进行综合的考虑,就电气性能而言,元件腿的焊盘与铜面满接为好,但对元件的焊接装配就存在一些不良隐患如:①焊接需要大功率加热器。②容易造成虚焊点。所以兼顾电气性能与工艺需要,做成十字花焊盘,称之为热隔离(heat shield)俗称热焊盘(Thermal),这样,可使在焊接时因截面过分散热而产生虚焊点的可能性大大减少。多层板的接电(地)层腿的处理相同。
- P, T! Z: B6 y( x: U. k* V  o1.原理图常见错误:& Z# H( P1 g" v& g8 T: N
(1)ERC报告管脚没有接入信号:
% e6 N; k+ ~. E0 {5 t+ v    a. 创建封装时给管脚定义了I/O属性;
, `- H: T& E3 \; p    b.创建元件或放置元件时修改了不一致的grid属性,管脚与线没有连上;! P/ L! w1 c5 Z& o! u
    c. 创建元件时pin方向反向,必须非pin name端连线。
  k! s5 S  i! n6 F2 j(2)元件跑到图纸界外:没有在元件库图表纸中心创建元件。
& a* G  M0 ?; Q9 f$ ~% L(3)创建的工程文件网络表只能部分调入pcb:生成netlist时没有选择为global。6 [6 l5 t4 A, h/ ]9 O1 P
(4)当使用自己创建的多部分组成的元件时,千万不要使用annotate.5 v. }9 ]: j- h. o; d, O3 W" {+ S
2.PCB中常见错误:! P7 N# V; W0 G6 C/ Q0 G  ^* e
(1)网络载入时报告NODE没有找到:$ m1 M+ k: m6 }7 ?4 C+ f& N
   a. 原理图中的元件使用了pcb库中没有的封装; 0 w9 n, h7 M+ p7 O) w4 x
   b. 原理图中的元件使用了pcb库中名称不一致的封装;; \  A7 S6 u% P0 m7 u
   c. 原理图中的元件使用了pcb库中pin number不一致的封装。如三极管:sch中pin number 为e,b,c, 而pcb中为1,2,3。! i* H! H" @% c8 I: u% Z8 I+ [
(2)打印时总是不能打印到一页纸上:
: k% }; C3 x/ ~' a/ t   a. 创建pcb库时没有在原点; # k$ t7 H) x& _3 ]6 I0 s4 q
   b. 多次移动和旋转了元件,pcb板界外有隐藏的字符。选择显示所有隐藏的字符,缩小pcb, 然后移动字符到边界内。( h3 b; V$ H$ ~' M* f. `
(3)DRC报告网络被分成几个部分:
7 ?& H' h9 F$ J6 y3 z7 W4 `; `: D表示这个网络没有连通,看报告文件,使用选择CONNECTED COPPER查找。6 e4 V/ X- S+ Z! }
另外提醒朋友尽量使用WIN2000, 减少蓝屏的机会;多几次导出文件,做成新的DDB文件,减少文件尺寸和PROTEL僵死的机会。如果作较复杂得设计,尽量不要使用自动布线。- ?- D, w( n& l8 A  ]: r6 r
在PCB设计中,布线是完成产品设计的重要步骤,可以说前面的准备工作都是为它而做的, 在整个PCB中,以布线的设计过程限定最高,技巧最细、工作量最大。PCB布线有单面布线、双面布线及多层布线。布线的方式也有两种:自动布线及交互式布线,在自动布线之前, 可以用交互式预先对要求比较严格的线进行布线,输入端与输出端的边线应避免相邻平行,以免产生反射干扰。必要时应加地线隔离,两相邻层的布线要互相垂直,平行容易产生寄生耦合。4 B  E# z1 V2 t/ Q* m8 I$ B
自动布线的布通率,依赖于良好的布局,布线规则可以预先设定, 包括走线的弯曲次数、导通孔的数目、步进的数目等。一般先进行探索式布经线,快速地把短线连通,然后进行迷宫式布线,先把要布的连线进行全局的布线路径优化,它可以根据需要断开已布的线。 并试着重新再布线,以改进总体效果。; I& h6 P2 p9 F) a5 X. w! G
对目前高密度的PCB设计已感觉到贯通孔不太适应了, 它浪费了许多宝贵的布线通道,为解决这一矛盾,出现了盲孔和埋孔技术,它不仅完成了导通孔的作用,还省出许多布线通道使布线过程完成得更加方便,更加流畅,更为完善,PCB 板的设计过程是一个复杂而又简单的过程,要想很好地掌握它,还需广大电子工程设计人员去自已体会,才能得到其中的真谛。8 K; p1 r& C3 Z4 q
8 V' @  [% C' ]- h" V+ ]4 ]" f
1 电源、地线的处理& R, B. R) J; }/ u4 D0 E+ u
既使在整个PCB板中的布线完成得都很好,但由于电源、 地线的考虑不周到而引起的干扰,会使产品的性能下降,有时甚至影响到产品的成功率。所以对电、地线的布线要认真对待,把电、地线所产生的噪音干扰降到最低限度,以保证产品的质量。9 O/ H* P2 N4 ]: D
对每个从事电子产品设计的工程人员来说都明白地线与电源线之间噪音所产生的原因, 现只对降低式抑制噪音作以表述:
& A2 _# Z6 x+ }, d- v0 I众所周知的是在电源、地线之间加上去耦电容。- {. h. w$ K  I" ~8 V- b
尽量加宽电源、地线宽度,最好是地线比电源线宽,它们的关系是:地线>电源线>信号线,通常信号线宽为:0.2~0.3mm,最经细宽度可达0.05~0.07mm,电源线为1.2~2.5 mm
: E6 s& |/ ^1 Z4 h5 c5 i4 Z" U5 e对数字电路的PCB可用宽的地导线组成一个回路, 即构成一个地网来使用(模拟电路的地不能这样使用)! D! j; N: ~7 T) `
用大面积铜层作地线用,在印制板上把没被用上的地方都与地相连接作为地线用。或是做成多层板,电源,地线各占用一层。
+ b7 d; P4 m* I- w# Q& }2、数字电路与模拟电路的共地处理
  H, Y  }3 v8 p- I* |* H现在有许多PCB不再是单一功能电路(数字或模拟电路),而是由数字电路和模拟电路混合构成的。因此在布线时就需要考虑它们之间互相干扰问题,特别是地线上的噪音干扰。- h" X: f$ u% D, r1 a& Y) ~; I
数字电路的频率高,模拟电路的敏感度强,对信号线来说,高频的信号线尽可能远离敏感的模拟电路器件,对地线来说,整人PCB对外界只有一个结点,所以必须在PCB内部进行处理数、模共地的问题,而在板内部数字地和模拟地实际上是分开的它们之间互不相连,只是在PCB与外界连接的接口处(如插头等)。数字地与模拟地有一点短接,请注意,只有一个连接点。也有在PCB上不共地的,这由系统设计来决定。
; b, Z8 w2 S0 s5 L8 ~
  ^6 _1 S5 N& a! [3、信号线布在电(地)层上
& ^( |2 P2 s5 y  d* Z0 C& T% \在多层印制板布线时,由于在信号线层没有布完的线剩下已经不多,再多加层数就会造成浪费也会给生产增加一定的工作量,成本也相应增加了,为解决这个矛盾,可以考虑在电(地)层上进行布线。首先应考虑用电源层,其次才是地层。因为最好是保留地层的完整性。) [1 J& q) \9 W9 F+ ^8 N3 `

( b* J) h4 O8 y; K0 A) e" ^5 W4、大面积导体中连接腿的处理( {, p( j: m' g* Q7 |7 p0 ^, W
在大面积的接地(电)中,常用元器件的腿与其连接,对连接腿的处理需要进行综合的考虑,就电气性能而言,元件腿的焊盘与铜面满接为好,但对元件的焊接装配就存在一些不良隐患如:①焊接需要大功率加热器。②容易造成虚焊点。所以兼顾电气性能与工艺需要,做成十字花焊盘,称之为热隔离(heat shield)俗称热焊盘(Thermal),这样,可使在焊接时因截面过分散热而产生虚焊点的可能性大大减少。多层板的接电(地)层腿的处理相同。

; ?0 m5 L8 U( u, e1.原理图常见错误:
4 W4 @8 F! M$ m; Q(1)ERC报告管脚没有接入信号:3 |0 L" b/ u9 |) s, v
    a. 创建封装时给管脚定义了I/O属性;
' F; M! `! K+ i) {& L( d6 r    b.创建元件或放置元件时修改了不一致的grid属性,管脚与线没有连上;
8 b' ~4 h( a7 w- [    c. 创建元件时pin方向反向,必须非pin name端连线。
& N$ }& a* E, ^, I+ p* M(2)元件跑到图纸界外:没有在元件库图表纸中心创建元件。
' S' g& S* L4 [" E/ q. @6 H" g" {( V(3)创建的工程文件网络表只能部分调入pcb:生成netlist时没有选择为global。5 t; ^! |( e: j2 w# o
(4)当使用自己创建的多部分组成的元件时,千万不要使用annotate.9 A9 H* B5 e- l( {
2.PCB中常见错误:
; o, h2 s0 t4 Q9 W8 `0 w(1)网络载入时报告NODE没有找到:3 d8 @. D0 n# C! m: |9 G
   a. 原理图中的元件使用了pcb库中没有的封装; + K. |5 A8 U5 W! V1 }6 w. I( F
   b. 原理图中的元件使用了pcb库中名称不一致的封装;& h% K; y7 o5 O
   c. 原理图中的元件使用了pcb库中pin number不一致的封装。如三极管:sch中pin number 为e,b,c, 而pcb中为1,2,3。" l- g; {/ M6 d( K
(2)打印时总是不能打印到一页纸上:
+ m# W% q% L8 N, t% L. E   a. 创建pcb库时没有在原点; 1 ~3 v  R* W# d4 f0 t: b! t# ?
   b. 多次移动和旋转了元件,pcb板界外有隐藏的字符。选择显示所有隐藏的字符,缩小pcb, 然后移动字符到边界内。7 T1 W3 A0 _0 n6 e1 X9 z
(3)DRC报告网络被分成几个部分:
; v( }5 e. A% r; ~表示这个网络没有连通,看报告文件,使用选择CONNECTED COPPER查找。
: _7 Q1 }0 j8 }" m+ E另外提醒朋友尽量使用WIN2000, 减少蓝屏的机会;多几次导出文件,做成新的DDB文件,减少文件尺寸和PROTEL僵死的机会。如果作较复杂得设计,尽量不要使用自动布线。7 t, L  A8 i( f4 U! q
在PCB设计中,布线是完成产品设计的重要步骤,可以说前面的准备工作都是为它而做的, 在整个PCB中,以布线的设计过程限定最高,技巧最细、工作量最大。PCB布线有单面布线、双面布线及多层布线。布线的方式也有两种:自动布线及交互式布线,在自动布线之前, 可以用交互式预先对要求比较严格的线进行布线,输入端与输出端的边线应避免相邻平行,以免产生反射干扰。必要时应加地线隔离,两相邻层的布线要互相垂直,平行容易产生寄生耦合。2 F! N' n( `# O( e# L
自动布线的布通率,依赖于良好的布局,布线规则可以预先设定, 包括走线的弯曲次数、导通孔的数目、步进的数目等。一般先进行探索式布经线,快速地把短线连通,然后进行迷宫式布线,先把要布的连线进行全局的布线路径优化,它可以根据需要断开已布的线。 并试着重新再布线,以改进总体效果。
, s# d# ~2 P1 \" {! W) \# p对目前高密度的PCB设计已感觉到贯通孔不太适应了, 它浪费了许多宝贵的布线通道,为解决这一矛盾,出现了盲孔和埋孔技术,它不仅完成了导通孔的作用,还省出许多布线通道使布线过程完成得更加方便,更加流畅,更为完善,PCB 板的设计过程是一个复杂而又简单的过程,要想很好地掌握它,还需广大电子工程设计人员去自已体会,才能得到其中的真谛。, R1 v$ G8 c1 ~" W2 b: A2 f
% k1 v: r7 d" e! k2 z. H/ L6 f+ |
1 电源、地线的处理- b8 A7 s! i  A! d/ M& y
既使在整个PCB板中的布线完成得都很好,但由于电源、 地线的考虑不周到而引起的干扰,会使产品的性能下降,有时甚至影响到产品的成功率。所以对电、地线的布线要认真对待,把电、地线所产生的噪音干扰降到最低限度,以保证产品的质量。
5 Y: Y6 ~9 u. E5 J对每个从事电子产品设计的工程人员来说都明白地线与电源线之间噪音所产生的原因, 现只对降低式抑制噪音作以表述:
3 L1 S% C1 R; n. o' r- Y+ L) l众所周知的是在电源、地线之间加上去耦电容。
# E* e& X$ |& U3 X6 X/ f; ?  V尽量加宽电源、地线宽度,最好是地线比电源线宽,它们的关系是:地线>电源线>信号线,通常信号线宽为:0.2~0.3mm,最经细宽度可达0.05~0.07mm,电源线为1.2~2.5 mm+ Z5 A6 |) r! z, Z0 l1 G
对数字电路的PCB可用宽的地导线组成一个回路, 即构成一个地网来使用(模拟电路的地不能这样使用)7 d" _8 X& a' L
用大面积铜层作地线用,在印制板上把没被用上的地方都与地相连接作为地线用。或是做成多层板,电源,地线各占用一层。
8 \. s1 T* {; h1 F8 H- y4 y) i4 U2、数字电路与模拟电路的共地处理
) B/ j8 Z& x: l( q/ j; S' ^现在有许多PCB不再是单一功能电路(数字或模拟电路),而是由数字电路和模拟电路混合构成的。因此在布线时就需要考虑它们之间互相干扰问题,特别是地线上的噪音干扰。% J7 @2 I6 W5 d. z% ^+ L! g
数字电路的频率高,模拟电路的敏感度强,对信号线来说,高频的信号线尽可能远离敏感的模拟电路器件,对地线来说,整人PCB对外界只有一个结点,所以必须在PCB内部进行处理数、模共地的问题,而在板内部数字地和模拟地实际上是分开的它们之间互不相连,只是在PCB与外界连接的接口处(如插头等)。数字地与模拟地有一点短接,请注意,只有一个连接点。也有在PCB上不共地的,这由系统设计来决定。
& R- Q/ D! ]" ?, y% c
8 S4 h$ L" c" f& i. Y+ M6 `3、信号线布在电(地)层上
, B5 f/ N! L# i+ {" z在多层印制板布线时,由于在信号线层没有布完的线剩下已经不多,再多加层数就会造成浪费也会给生产增加一定的工作量,成本也相应增加了,为解决这个矛盾,可以考虑在电(地)层上进行布线。首先应考虑用电源层,其次才是地层。因为最好是保留地层的完整性。
4 R( c* X, [: Y. \% e$ U1 V" Q+ I9 V
4、大面积导体中连接腿的处理
% |, j' L; ~7 V: |在大面积的接地(电)中,常用元器件的腿与其连接,对连接腿的处理需要进行综合的考虑,就电气性能而言,元件腿的焊盘与铜面满接为好,但对元件的焊接装配就存在一些不良隐患如:①焊接需要大功率加热器。②容易造成虚焊点。所以兼顾电气性能与工艺需要,做成十字花焊盘,称之为热隔离(heat shield)俗称热焊盘(Thermal),这样,可使在焊接时因截面过分散热而产生虚焊点的可能性大大减少。多层板的接电(地)层腿的处理相同。
$ A6 Z9 T! W6 y" N5 k7 y( J' R

评分

参与人数 1贡献 +5 收起 理由
zyunfei + 5 感谢分享

查看全部评分

该用户从未签到

2#
发表于 2008-11-29 21:25 | 只看该作者
太好了,多谢楼主分享宝贵经验!!

该用户从未签到

3#
发表于 2008-12-3 12:34 | 只看该作者

多谢楼主

多谢楼主多谢楼主多谢楼主多谢楼主多谢楼主
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-20 15:59 , Processed in 0.140625 second(s), 29 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表