|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
本帖最后由 clovep 于 2016-9-2 17:22 编辑
" O* g' I9 x) a5 [/ W# Z) @7 y: ]" y5 V$ q. K3 b
自学PI半年多时间(本身Layout),现在可以完成基础:2 |* b- O* P! p; m
AC : PDN仿真,DC:IR-drop
# q a8 \) K+ F3 H( g0 f4 Y" i r
: l$ o) ^7 B1 d- Z, I0 T1.AC仿真中PDN目标阻抗是按照电压波动的百分比(例如:3%)来计算,
0 e( y5 t9 o9 E, T DC仿真中IR-Drop也是按照电压波动百分比(3%)来仿真。如果两个都) [# y# w7 |" u4 T+ b; m
处于临界点3%,那最后的结果为什么不是6%呢?
9 w& \& |; B" r+ g) _2.PCB部分可完成的pnd优化一般是在10K-100M频率范围内,现在做的项目通过仿真发现pnd一般都是在30M之前是满足目标阻抗,30M之后开始超过目标阻抗。
9 a; _0 A/ r8 R4 H# Z. Y 这种状况下电源文波通过测试,还是在要求波动以内。这个截止频率该如何具体量化呢?是需要后续的SSN噪声仿真来确定是否ok吗?
. M% ]1 K* M+ ^ z' R, w: C3 D' I b0 }
望高手帮忙解答。不胜感激!
+ k H$ P$ b5 p
; w! `) T3 s. @+ g. r, x7 s |
|