找回密码
 注册
关于网站域名变更的通知
查看: 3375|回复: 17
打印 上一主题 下一主题

[仿真讨论] 高速差分走线过孔中间穿线影响大吗

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2016-7-11 14:47 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
如下图,该信号速率为10.3125G,走线过孔之间传线,这种差对信号的传输很不利吗?3 l6 ?: E4 |) U/ u  X/ V1 R$ E

高速差分孔.jpg (149.38 KB, 下载次数: 6)

高速差分孔.jpg

该用户从未签到

推荐
发表于 2016-8-28 11:09 | 只看该作者
影响肯定是有的,尽量去避免。如果无法避免,这时候你需要综合考虑了,例如你的差分线走线很短或者抖动很小,也就是你的margin很大的话,你可以这样走,但是你的margin很小,这时候你肯定要好好考虑一下了,那么你可能需要加层或者其他方式来消除这种影响。所以在考虑SI问题时,更多的是去折中考虑,在影响和成本之间进行折中,来达到一种平衡。没有那种做法是一定的,也没有说那种影响是必须消除的。

该用户从未签到

推荐
发表于 2016-7-11 18:59 来自手机 | 只看该作者
距离拉开了就问题不大,但是你这是差分线,最好不要这么干。另外,你最好在高速差分线两个过孔旁边打两个伴随地孔,作为参考,也能降低对中间线路的干扰。

该用户从未签到

推荐
发表于 2016-8-4 15:13 | 只看该作者
如果是相邻层的话,肯定会有影响,如果中间隔着电源 地层,以及别的走线层,影响很小。正如楼上所说的,很多FPGA芯片的扇出就是从过孔中间穿过的

该用户从未签到

3#
发表于 2016-7-12 10:50 | 只看该作者
10.3125G,这么高的速率,尽量直,赞成楼上的说法

该用户从未签到

4#
发表于 2016-7-12 11:17 | 只看该作者
虽然有影响但没有那么夸张。。。可以放心使用

点评

也就是要尽量避免,实在走不开的也只能这样了?  详情 回复 发表于 2016-7-12 16:56

该用户从未签到

5#
 楼主| 发表于 2016-7-12 16:56 | 只看该作者
cousins 发表于 2016-7-12 11:17
4 ?& b: T! _( Q( {& W虽然有影响但没有那么夸张。。。可以放心使用
& n1 p  x& |/ L2 m' J: @0 A
也就是要尽量避免,实在走不开的也只能这样了?
) |! _# D; o' u

点评

是的  详情 回复 发表于 2016-7-13 08:09

该用户从未签到

6#
发表于 2016-7-13 08:09 | 只看该作者
964008794 发表于 2016-7-12 16:56
, c' q- K3 p; X3 I/ n% p: |+ J也就是要尽量避免,实在走不开的也只能这样了?
: ~8 p4 L( s1 ~4 X1 @* X
是的0 j5 _$ ]2 [# d5 i7 b$ i) |

该用户从未签到

12#
发表于 2016-8-4 11:41 | 只看该作者
有影响,应该问题不大,FPGA的高速差分管脚很多都是Fanout后连出来的

该用户从未签到

14#
发表于 2016-8-5 21:22 | 只看该作者
差分线过孔中间为什么够间距走根线呢

该用户从未签到

15#
发表于 2016-8-24 00:04 | 只看该作者
去仿真看看具體影響唄
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-22 15:03 , Processed in 0.156250 second(s), 33 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表