|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
目录
/ O5 Z) R( `* I7 E6 d第1章 概述
k# O7 r" s; [8 Y0 v1.1 EDA技术的发展# G! T$ h+ b8 y; G. j0 K
1.2 硬件描述语言. M5 K6 ~7 ?' W1 S
1.3 可编程逻辑器件与专用集成电路 j* e7 z5 i3 {. I
1.4 数字系统设计方法
1 U- C& Q- S+ r3 J1 J& E. O1.5 EDA设计工具的选择/ O* {1 K& v& g2 {4 g" X$ S# ]. L
思考题和习题一
6 Z$ Y7 G+ }: \! H第2章 Verilog HDL基础
& o" W. U% ` i/ Z7 @2.1 Verilog HDL的基本语法规则
" }( C* h- S+ R3 w/ @2.2 Verilog HDL运算符3 n* ]: n/ c. D P) _' g1 A
2.3 Verilog HDL程序的基本结构
. v7 T1 A8 L" ?+ Q% x1 U; C2.4 逻辑功能的仿真与测试
& M! T! S) {6 K" V8 Q( R- F思考题和习题二
1 n% A: Z$ J+ M' \' ?第3章 Verilog HDL常甩建模方式
* N: _1 p( _1 {. B, i3.1 Verilog HDL结构级建模
; s8 G' z9 q/ P0 R5 K" ?3.2 Verilog HDL数据流建模
+ j" o" p3 D9 @8 k9 i/ c8 |3.3 Verilog HDL行为级建模. N# S u3 M5 \+ |7 z2 @
3.4 Verilog HDL函数与任务的使用" d4 x% V, o$ x5 Q+ m+ W/ N3 M
思考题和习题三( d+ c6 K% @' m; U
第4章 有限状态机设计
: B0 @/ j0 v+ @2 A" W4.1 状态机的基本概念
. p# A! o9 Z0 f4.2 基于Verilog HDL的状态机描述方法: f; t. Z7 `# d6 c& N; e, x6 E
4.3 状态机设计中的关键技术% H; T. ~4 t$ R" } C
4.4 状态机设计举例# S/ m5 X8 C" W$ t9 X a
第5章 Altera公司的cpld/FPGA
( Y; a3 `& c. p- h& @第6章 Altera FPGA器件的配置
2 C3 n# W: w( H第7章 Quartus Ⅱ6.0软件的使用
) {: ]; [5 d# p8 h$ B4 x; |0 v第8章 数字电路与系统的设计实例
4 |7 ]) X9 |8 M1 W第9章 异步串口通信及UART实现
; \3 L& o% e1 j2 y第10章 数字电路与数字系统实验8 N% P9 k# F/ H
附录A Verilog HDL关键字( x% i" q: u% w6 j! M0 a
附录B 常用EDA软件使用指南
a, A6 _! C) ^; I3 \+ X附录C Altera DE2开发板的使用说明, V) T7 c9 n6 j# _
|
|