|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
目录
{1 D8 T/ k6 w# N$ r第1章 概述# d2 M: q% u! t2 R/ {9 N
1.1 EDA技术的发展
8 c# b: S" D* c& @1.2 硬件描述语言% o1 z4 T) g5 q* S9 F
1.3 可编程逻辑器件与专用集成电路3 D8 a6 J7 |9 R$ f# p: D3 E. P8 U
1.4 数字系统设计方法
2 ?( }# V. J8 @7 ^" \3 d% v! ^1.5 EDA设计工具的选择. {, U& e) V) x* H
思考题和习题一' U1 O# h8 g4 {4 Q. @7 o
第2章 Verilog HDL基础
) z, X& m( H; O0 J# ?2 d2.1 Verilog HDL的基本语法规则8 H1 X. `% P. ^- s! A2 }0 o( a
2.2 Verilog HDL运算符
# J! A) |7 b) Q- r" Q1 d# N0 `+ G2.3 Verilog HDL程序的基本结构
/ e6 s7 l4 p) v" h9 H# \6 \2.4 逻辑功能的仿真与测试. p0 I! _) R( ^& [- y
思考题和习题二; v, y- i6 Z4 I( T" |- x
第3章 Verilog HDL常甩建模方式$ B% H/ N* W. q0 p
3.1 Verilog HDL结构级建模) m* i1 Y: F% o2 H
3.2 Verilog HDL数据流建模
& p5 Y+ h& w) x9 Y3.3 Verilog HDL行为级建模: d9 R. R* e/ n& p3 u: S+ ^ q
3.4 Verilog HDL函数与任务的使用+ U' y! T4 K! h; f" `
思考题和习题三
, d' s! g2 z' v' n第4章 有限状态机设计$ s5 t( @/ k. [* e: N
4.1 状态机的基本概念9 ]1 g/ ?# W3 q- [6 ?/ {
4.2 基于Verilog HDL的状态机描述方法6 Y6 K ^6 |! f( h4 e5 o
4.3 状态机设计中的关键技术) r6 k3 R; `1 U9 h
4.4 状态机设计举例% A& M: V3 @9 p3 D
第5章 Altera公司的cpld/FPGA
7 W0 T1 A& i- f, ~* t第6章 Altera FPGA器件的配置" b% i! K( U4 ~2 a! B" @, O" Y" X1 V
第7章 Quartus Ⅱ6.0软件的使用' m9 W6 M, h) B9 J" \
第8章 数字电路与系统的设计实例
( {( t0 C" p7 s3 N" Q* M第9章 异步串口通信及UART实现
1 b7 C8 ^9 d- ]* c6 ~第10章 数字电路与数字系统实验4 W9 N, _* r# \! n9 H; q
附录A Verilog HDL关键字
' C6 u: `; U0 V; x$ x) @% A附录B 常用EDA软件使用指南) T; @, L. y9 U4 l5 Y: k) ~$ {5 n
附录C Altera DE2开发板的使用说明; l, W& q' t1 `
|
|