找回密码
 注册
12
返回列表 发新帖
楼主: EDG.Secret
打印 上一主题 下一主题

这个电路是怎么实现的?它的原理是什么?

[复制链接]
  • TA的每日心情
    开心
    2024-9-14 15:26
  • 签到天数: 9 天

    [LV.3]偶尔看看II

    16#
    发表于 2015-11-17 15:58 | 只看该作者
    查找模电资料,如何判断NPN导通 VBE,如何判读PMOS管导通 VGS ,另外还有如何分辨PMOS和NMOS之类的问题。

    该用户从未签到

    17#
    发表于 2015-11-23 09:26 | 只看该作者
    通过PWR-ON/OFF控制Q3的导通状态,当满足Q3积极导通、管子处于饱和状态后相当于Q4的栅极通过R50和Q3下拉到地,Q4导通,完成+5v给+5v_SW的供电.其中C35缓冲电压上电过程,R49限流。

    点评

    C35缓冲上电过程是什么意思?  详情 回复 发表于 2015-12-5 10:09

    该用户从未签到

    18#
    发表于 2015-11-23 09:27 | 只看该作者
    通过PWR-ON/OFF控制Q3的导通状态,当满足Q3积极导通、管子处于饱和状态后相当于Q4的栅极通过R50和Q3下拉到地,Q4导通,完成+5v给+5v_SW的供电.其中C35缓冲电压上电过程,R49限流。
    ( T2 x4 E$ u6 @( U; p

    该用户从未签到

    20#
    发表于 2015-11-30 10:05 | 只看该作者
    MOS管的导通和断开取决于NPN三极管的输出

    该用户从未签到

    21#
     楼主| 发表于 2015-12-5 10:09 | 只看该作者
    谷水 发表于 2015-11-23 09:26
    9 z; Y7 h1 @% n+ z通过PWR-ON/OFF控制Q3的导通状态,当满足Q3积极导通、管子处于饱和状态后相当于Q4的栅极通过R50和Q3下拉到 ...
    ) r  D  }9 k4 u# V
    C35缓冲上电过程是什么意思?+ C; H% J+ x& m; [% [9 W: ^
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-5-25 10:35 , Processed in 0.093750 second(s), 23 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表