找回密码
 注册
关于网站域名变更的通知
查看: 3771|回复: 13
打印 上一主题 下一主题

IPBOX 过不了EMI

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2014-10-13 18:23 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
本帖最后由 chengzi_lxc 于 2014-10-13 18:25 编辑 8 @/ _& @: T: e2 M4 k2 `

4 Q) V0 `3 `- n$ {# ?4 F# K,EMI一直过不了 各位帮忙分析下
! x- f, @+ {, N9 p( k: t- v3 jDDR跑667M
: J* u. M+ H- G主晶振54M

1080I垂直.png (74.09 KB, 下载次数: 5)

DDR CLK 串电阻22欧

DDR CLK 串电阻22欧

1080I水平.png (63.73 KB, 下载次数: 5)

DDR CLK 串电阻22欧

DDR CLK 串电阻22欧

PCB布局.png (61.04 KB, 下载次数: 3)

PCB布局.png

该用户从未签到

2#
发表于 2014-10-14 09:47 | 只看该作者
多层板会比较好过些。

该用户从未签到

3#
 楼主| 发表于 2014-10-14 09:49 | 只看该作者
rose_333 发表于 2014-10-14 09:474 p5 W# }  [4 G6 i6 C
多层板会比较好过些。
/ V$ o( Y) ~: s; r7 {% H% M& M
目前4层板,加层是不太可能的了,你懂的
! F. D" y0 V( |! P  h1 X

该用户从未签到

4#
发表于 2014-10-14 10:07 | 只看该作者
DDR颗粒为什么全放正面?
" y  y* S9 X* @. y" r& N建议两颗正面,两颗背面。这样做电源完整性方便,菊花链结构也好做短stub,power plane更好控制,也更省PCB空间,腾出较多区域给GND环绕ddr布线区域做同层隔离。
5 a- G; Q+ k6 ^8 {7 Z: W- i3 L1 f我没有看到VTT power plane,这个很关键。
4 i, {+ B  w. w- ~- Xcrystal附近的地孔稀少的很呐
3 D9 z$ F, a8 j; JEthernet transformer的电源是否有针对220MHz做去耦。
0 o# W/ A+ F. l5 h0 a2 Z8 @8 C. b* \$ |; [

该用户从未签到

5#
 楼主| 发表于 2014-10-14 10:45 | 只看该作者
cousins 发表于 2014-10-14 10:07
- K/ J$ z, j$ ~/ UDDR颗粒为什么全放正面?  \) t# G  {1 Z3 P0 y
建议两颗正面,两颗背面。这样做电源完整性方便,菊花链结构也好做短stub,power ...
0 |6 z: v, K8 i: e3 I$ L# z+ ~) i
当时也就图省事,DDR的拓扑直接在demo上改的,也是考虑EMI的问题背面加了N多电容
( e0 [% \; E3 z" D: X7 b" }VTT在背面有铜皮,crystal也有做包地 ,不过地孔确实没那么多. F$ D$ t  _8 H; F8 ]( {" \2 ?
斑竹是说220M,440M的频点是从ethernet出来的吗?当时测试的时候就没有插上网线呢- D, P$ @# f6 l7 u

该用户从未签到

6#
发表于 2014-10-14 10:54 | 只看该作者
我不是百分百肯定220M就是ethernet出来的,但是我做过的IP类产品中,有便宜的transformer做得比较烂造成EMI问题的,给transformer干净的电源就能解掉。
" ]+ u; o/ ?$ D/ M7 P( \; JVTT的铜皮最好要将各ADDR连在一起,并且至少有一层完整的参考GND。
' e' X4 t- t$ ~; e还有一种可能是来自测试环境背景机器,如TV,当然也有可能来自HDMI,3X74.25MHz。建议用频谱做下近场分析找出最强的区域,然后在这个区域用开路加追寻回路的排除法找出受到影响的主动元件,如BJT,JFET,MOS,二极管,带电源的transformer等等。% n6 }. I( c" Z3 G, @4 f9 P3 J5 D

该用户从未签到

7#
发表于 2014-10-15 14:54 | 只看该作者
加屏蔽罩 盖起来。 不然你这个板子想过EMI 难度不一般啊。

该用户从未签到

8#
发表于 2014-10-15 16:11 | 只看该作者
ALLEGROPCB 发表于 2014-10-15 14:54  E2 m( o& W# U" S% p
加屏蔽罩 盖起来。 不然你这个板子想过EMI 难度不一般啊。

! ^3 ^3 f& K( C2 `( i不要总依赖屏蔽,抛开成本不讲,对自身debug能力也是一种限制。何况你过了远场,有没有考虑过近场会对信号完整性的造成影响。1 X4 R: {2 N! H
屏蔽只有在万不得已的情况下:如RF sensitivity规格要求较高的情况下才用,用来解EMI是一种高成本效能却一般的做法。
2 q; o4 T5 h7 G; ~& \3 o" f' K5 ?5 I
% V/ z5 C* n7 o/ f) s
$ a/ ]: o6 K' I

该用户从未签到

9#
发表于 2014-10-16 12:22 | 只看该作者
cousins 发表于 2014-10-15 16:11
6 u, j9 S8 B4 \, I不要总依赖屏蔽,抛开成本不讲,对自身debug能力也是一种限制。何况你过了远场,有没有考虑过近场会对信 ...
  `$ l: D; H) T% T
不加屏蔽 就增加层数。 自己衡量。  不然这个图 ,要过EMI  难度不一般。6 ~! V& h5 ~9 }% W- S

该用户从未签到

10#
发表于 2014-10-16 16:14 | 只看该作者
本帖最后由 cousins 于 2014-10-16 16:17 编辑
# V  t7 J" y) k, d- {
ALLEGROPCB 发表于 2014-10-16 12:22
: _* C* G) W8 c# H2 w! E- Q) P不加屏蔽 就增加层数。 自己衡量。  不然这个图 ,要过EMI  难度不一般。

5 g; `& [' K; ~( v- S! l% ^4 A' L) ^难度有,但是没到不一般的程度。因为有成功的产品做出来,四层叠构SGPS FR4,ddr3-1866的,四颗daisy chain,正反各两颗,broadcom平台,clk,dqs埋内层,addr/cmd,ctrl,dq/dm走微带,保证2W rule,第三层1V35 电源保证完整,走线外圈保证一圈20mil以上宽度GND环绕,四层都要,每40mil一个地孔,DDR/CPU做PDN分析,电容优先靠近GND pin,Resonance分析以电容解掉1v35 电源80%以上1GHz以下区域。VTT用了三层,top,3,bot,每40mil一个小孔。最终扫描30MHz-1GHz FCC class B under 4dB , 1GHz-6GHz FCC class B under 1.5dB。是的,看起来裕量不大,但是过了,没有你所要求的加层和加屏蔽罩。省出来的成本也许不能增加你多少奖金,但是作为研发人员,除了收入,还有一种感受叫做成就感。不要过于迷信加层加屏蔽,同样的平台同样的物料,我们另一个项目组用6层却过不了EMI也发生过。
! [" D: @: k1 Y! {& F8 L8 {8 Q0 t) }! m$ W: x

该用户从未签到

11#
 楼主| 发表于 2014-10-16 18:38 | 只看该作者
cousins 发表于 2014-10-16 16:14% w) ?! ?1 q$ p; k
难度有,但是没到不一般的程度。因为有成功的产品做出来,四层叠构SGPS FR4,ddr3-1866的,四颗daisy cha ...
  }% P: U8 Z4 r! Z# Q3 z
分别在3块板上做了整改,明天去测试 ,结果出来了再给大家分享
6 c" [* G1 T2 k0 p7 H  s- J0 i4 x: p谢谢指点
9 V+ Y+ y! e; t/ C* r; p5 y) v
  • TA的每日心情
    郁闷
    2025-4-28 15:02
  • 签到天数: 13 天

    [LV.3]偶尔看看II

    12#
    发表于 2014-10-17 12:55 | 只看该作者
    cousins 发表于 2014-10-16 16:14
    & _, r: g8 N0 J$ f难度有,但是没到不一般的程度。因为有成功的产品做出来,四层叠构SGPS FR4,ddr3-1866的,四颗daisy cha ...
    : p+ z1 f" U6 |
    版主真牛。& L. z' ?0 u5 ?  L6 E

    该用户从未签到

    13#
     楼主| 发表于 2014-10-17 15:26 | 只看该作者
    chengzi_lxc 发表于 2014-10-16 18:38
    # I- C! {5 v( Y6 p分别在3块板上做了整改,明天去测试 ,结果出来了再给大家分享
    . q$ y: T4 Z: d$ \谢谢指点
    + Q/ n: i: F/ I7 O1 r0 {3 K
    上次去测试的时候只在DDR4组CLk线上串了0.1uf电容,这一次的分别试了2个方向1,将DDR的8组差分线(4组CLK,4组DQS)全部串上0.1uf电容( d4 W+ p; O* ]7 n  j8 |
    2,将DDR的8组差分线(4组CLK,4组DQS)全部串上22Ω电阻9 @  j( |$ R' d1 c+ ^: O' q+ u2 a
    (PS: 割线上0201的料,搞疯了快)
    ' f4 j& E& b5 E  B7 H2 t附图是方向1的结果,方向2的667超标更严重,就不附了(看了这个结果当时就疯了)5 u6 [! }& {+ Q1 l! ?9 R
    发现在DQS信号上串了电容之后效果更差,% H% Q# U0 Y- g: y1 b2 L! m
    但是按道理串电阻应该比电容共有效才对啊 ,怎么实测串了之后比没有串更糟糕- q! x" r* B- N: m- A% u5 P& L# I
    这一次 直接割掉了USB的线,去掉了ethernet transfer& u- T/ v6 c2 K; V0 D* U
    结论:这次真失败!!!
    + M  [9 M  O" A  d

    方向1垂直1080p HDMI输出.png (81.96 KB, 下载次数: 0)

    方向1垂直1080p HDMI输出.png

    方向1垂直1080p VGA输出.png (89.37 KB, 下载次数: 0)

    方向1垂直1080p VGA输出.png

    方向1水平1080p HDMI输出.png (77.29 KB, 下载次数: 0)

    方向1水平1080p HDMI输出.png

    方向1水平1080p VGA输出.png (78.44 KB, 下载次数: 0)

    方向1水平1080p VGA输出.png

    该用户从未签到

    14#
    发表于 2014-10-17 15:49 | 只看该作者
    chengzi_lxc 发表于 2014-10-17 15:26/ A! M' {; }- _9 h( \6 s
    上次去测试的时候只在DDR4组CLk线上串了0.1uf电容,这一次的分别试了2个方向1,将DDR的8组差分线(4组CLK ...

    2 N% |: r8 Z+ U2 i6 \6 _1.兄弟...clk线上怎么可以串0.1uF电容,你不要过DDR compliance测试了吗?你在差分匹配电阻间并电容,而且是nF级以下的电容还差不多。2.有odt,你不必担心反射带来的问题影响到EMI,那时ddr2之前才可用来解EMI的方式。至于为什么串上会变差,用示波器量一下你就知道了,接了电阻后过冲比你没接的要大得多。7 ~6 m% ?1 d) ^

    6 b$ d9 B* c  Q* n! v
    + B* z, P4 R$ w- F( T方向弄错了.8 j  c# T  s7 @7 a7 B

    : K9 L: q. n- s7 _0 F  o似乎你没有采纳我的建议,用近场探头去找关键的点。' Y! I' ?, P! I4 L! i. ^# O" l# F
    那么你可以用这个办法:你在排除的时候可以尝试下不挡住鱼骨天线方向的位置,用手去压某个去耦电容,人体有fF~pF级的电容,span看你怀疑的667MHz附近的点,看level有没有降低,可以比较好找到你的关键点。
    2 B+ D4 I8 g& m1 h另外有一种方式叫做SSC,还有odt不是只有一种60,还有20,30,40,120,240,所以找找软件改MR,然后先用示波器量量SI也许比你死磕这几根走线来得快。
    $ w; w# ]" a, x  Z. L2 e& \0 O4 Q2 \# q  X2 q9 q4 e
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-6-12 14:14 , Processed in 0.093750 second(s), 26 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表