找回密码
 注册
关于网站域名变更的通知
查看: 6371|回复: 22
打印 上一主题 下一主题

关于FPGA中的DDR3设计

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2013-12-9 21:07 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
想请教大神关于FPGA手册中的这2个句子有什么区别吗?一个是4:1 Memory Controller,还有一个是2:1 Memory Controller。

该用户从未签到

推荐
发表于 2014-4-8 08:25 | 只看该作者
4:1 ratio between FPGA core and I/O clock rate.. ?( s4 p8 B) I8 ~% b6 F" L
" b2 o2 T5 q) I( i- x
詳見下列 Xilinx Virtex 7 技術文檔!
0 r& B. d  }7 {  F" z
' P/ U6 _& ]* Q: w

QDRIV_SRAM_Xilinx_Virtex_001-91218.pdf

1.56 MB, 下载次数: 196, 下载积分: 威望 -5

该用户从未签到

推荐
发表于 2015-6-29 18:55 | 只看该作者
超級狗 发表于 2014-4-8 08:345 a7 o: A# f5 u, a! ?4 w5 C
另一篇 Xilinx 7 Series 的技術文檔︰0 H6 ]. I& j% Y
Clock and data rate adaptation between the I/O signals and the  ...

5 N3 E, l; C: J5 ~版主,关于FPGA的硬件设计有2个问题不明白,还望指教:) G, r" R" A) h$ d. Q! L; n
问题1 :使用FPGA外挂DDR2的时候,可否使用通用IO口连接??(专用的一路DDR接口已经用了,可是还需要外挂2个呀)
" H' e& K7 g. I9 N& h( V5 Z问题2 :查看过很多的XILINX的FPGA硬件电路图,发现其VCCO_#都没有放置小的去耦电容(例如104电容),而是同一个BANK的多个VCCO_#引脚放置一个大电容(例如100uF、50uF等等),难道,这些引脚内部集成了去耦电容吗??datasheet中怎么没有找到相关容呢??求指教,多谢论坛大神。。感谢感谢
: E: D; D- e( {

该用户从未签到

推荐
发表于 2013-12-10 09:17 | 只看该作者
ych634227759 发表于 2013-12-9 20:13% H1 }" x0 S. s* {7 y
非常感谢您的回答,我想问下Xilinx最新推出的Kintex 7系列的FPGA能输出533MHz的时钟给DDR3工作,让它的读 ...

9 o9 {5 K# n: x. Y1 F3 Y$ ?我觉得这个速度不高,按照它的工艺,ddr3-1600也没问题,只是,他们可能认为1066的带宽已经足够用了而已。

点评

支持!: 5.0 反对!: 5.0
被吐槽了吼~^_^  发表于 2014-4-9 10:20
支持!: 5 反对!: 5
非常感谢!FPGA手册中的哪个数据对应的是最大输出时钟啊?找了好久也没找到、、、  发表于 2013-12-10 09:48

该用户从未签到

3#
 楼主| 发表于 2013-12-9 21:09 | 只看该作者

该用户从未签到

4#
发表于 2013-12-10 07:08 | 只看该作者
DDR控制器复用,可以接不同的类型内存。

该用户从未签到

5#
 楼主| 发表于 2013-12-10 09:13 | 只看该作者
part99 发表于 2013-12-10 07:08
# p5 x/ L8 a( I  wDDR控制器复用,可以接不同的类型内存。
8 @# r( A/ w; i' u/ u# k
非常感谢您的回答,我想问下Xilinx最新推出的Kintex 7系列的FPGA能输出533MHz的时钟给DDR3工作,让它的读取速率达到1066Mbps呢??这个时钟是不是有点高了????

该用户从未签到

7#
发表于 2013-12-12 17:58 | 只看该作者
K7 FPGA不同速率等级支持的DDR3速率存在不同,HR和HP Bank支持的速率也不一样。在支持到1600速率的时候,其IPCore不支持dual Rank的8GB容量DIMM条。在K7的DDR3这里有很多坑啊,建议认真看它的手册。我被埋在坑里很长时间了……

该用户从未签到

8#
 楼主| 发表于 2013-12-12 18:53 | 只看该作者
xanthecrab 发表于 2013-12-12 17:58* G2 L2 c2 [0 s
K7 FPGA不同速率等级支持的DDR3速率存在不同,HR和HP Bank支持的速率也不一样。在支持到1600速率的时候,其 ...

& H4 T' s. c$ ^, I# ?/ W: ^非常感谢您的回答,有空一起交流,我也在搞K-7设计,我QQ:634227759

该用户从未签到

9#
 楼主| 发表于 2014-4-7 23:38 | 只看该作者
xanthecrab 发表于 2013-12-12 17:58
- R" W6 D( N+ U% YK7 FPGA不同速率等级支持的DDR3速率存在不同,HR和HP Bank支持的速率也不一样。在支持到1600速率的时候,其 ...
2 g# j3 k7 b, k& [" O
请问您的板子调试完了吗?我现在设计差不多了,可以有空交流交流吗?感激不尽!

该用户从未签到

11#
发表于 2014-4-8 08:34 | 只看该作者
另一篇 Xilinx 7 Series 的技術文檔︰
$ t8 `$ `  s  A, ~5 k5 lClock and data rate adaptation between the I/O signals and the Memory Controller logic because the FPGA core clock frequency is either 1/2 or 1/4 of the I/O clock.
, U+ C. M$ n8 Y9 ]% o
( k4 A  z" T7 J/ H1 L- b

GSIT-IP-Port-7Series-ProductBrief.pdf

45.64 KB, 下载次数: 41, 下载积分: 威望 -5

点评

版主,关于FPGA的硬件设计有2个问题不明白,还望指教: 问题1 :使用FPGA外挂DDR2的时候,可否使用通用IO口连接??(专用的一路DDR接口已经用了,可是还需要外挂2个呀)[/backcolor] 问题2 :查看过很多的XILINX  详情 回复 发表于 2015-6-29 18:55

该用户从未签到

12#
发表于 2014-4-8 11:50 | 只看该作者
2:1和4:1是memory(比如DDR3)的时钟频率和memory控制器频率之间的比率,这样可以降低memory用户接口的最高时钟频率。2:1的比率下,用户接口的数据总线宽度是memory的4倍,4:1的比率下,用户接口的数据总线宽度是memory的8倍。

该用户从未签到

13#
 楼主| 发表于 2014-4-9 08:45 | 只看该作者
超級狗 发表于 2014-4-8 08:25
: P7 p7 R: i1 }( V# T7 b+ ~5 r4:1 ratio between FPGA core and I/O clock rate.
% l$ H; s- F" y+ @8 A
. i0 C8 b8 B4 Y- T8 C詳見下列 Xilinx Virtex 7 技術文檔!

4 L& Y6 X1 O1 L. ?非常感谢!

该用户从未签到

14#
发表于 2014-5-6 17:18 | 只看该作者
lvsy 发表于 2014-4-8 11:50" |9 ?7 k/ q3 z) \# ^( S
2:1和4:1是memory(比如DDR3)的时钟频率和memory控制器频率之间的比率,这样可以降低memory用户接口的最 ...

: l# r1 n* H; s- N# I" _: P/ k; _学习了!

该用户从未签到

15#
发表于 2014-6-27 11:09 | 只看该作者
指的是FPGA时钟速率和内部时钟速率的比值。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-12 17:33 , Processed in 0.156250 second(s), 35 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表