找回密码
 注册
关于网站域名变更的通知
查看: 1094|回复: 5
打印 上一主题 下一主题

晶圆级封装(WLP)优势

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2015-10-19 09:11 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
本帖最后由 amao 于 2015-10-19 09:36 编辑
- H8 f- F5 Z% r  U5 Z
3 d8 {- W# C; R! V. h9 y转自:半导体行业观察
7 f6 E* C# Z% f* k" L% S+ ]: U4 `2 z3 g6 T
晶圆级封装(WLP)以BGA技术为基础,是一种经过改进和提高的CSP(芯片级封装),充分体现了BGA、CSP的技术优势。它具有许多独特的优点。; d# U7 O/ {9 I
, ?& @- a# o% Y% H2 t

晶圆级封装(Wafer Level Package,WLP)采用传统的IC工艺一次性完成后道几乎所有的步骤,包括装片、电连接、封装、测试、老化,所有过程均在晶圆加工过程中完成,之后再划片,划完的单个芯片即是已经封装好的成品;然后利用该芯片成品上的焊球阵列,倒装焊到PCB板上实现组装。WLP的封装面积与芯片面积比为1:1,而且标准工艺封装成本低,便于晶圆级测试和老化。

晶圆级封装以BGA技术为基础,是一种经过改进和提高的CSP,充分体现了BGA、CSP的技术优势。它具有许多独特的优点:

(1)封装加工效率高,它以晶圆形式的批量生产工艺进行制造;

(2)具有倒装芯片封装的优点,即轻、薄、短、小;

图1 WLP的尺寸优势

(3)晶圆级封装生产设施费用低,可充分利用晶圆的制造设备,无须投资另建封装生产线;

(4)晶圆级封装的芯片设计和封装设计可以统一考虑、同时进行,这将提高设计效率,减少设计费用;

(5)晶圆级封装从芯片制造、封装到产品发往用户的整个过程中,中间环节大大减少,周期缩短很多,这必将导致成本的降低;

(6)晶圆级封装的成本与每个晶圆上的芯片数量密切相关,晶圆上的芯片数越多,晶圆级封装的成本也越低。晶圆级封装是尺寸最小的低成本封装。晶圆级封装技术是真正意义上的批量生产芯片封装技术。

WLP的优势在于它是一种适用于更小型集成电路的芯片级封装(CSP)技术,由于在晶圆级采用并行封装和电子测试技术,在提高产量的同时显著减少芯片面积。由于在晶圆级采用并行操作进行芯片连接,因此可以大大降低每个I/O的成本。此外,采用简化的晶圆级测试程序将会进一步降低成本。利用晶圆级封装可以在晶圆级实现芯片的封装与测试。


2 _4 Z# j2 o+ t. E

该用户从未签到

2#
发表于 2015-10-19 16:47 | 只看该作者
有个问题,一般的芯片相对于封装都偏小,所以我才需要通过封装将芯片pin引出,以方便贴装;也就是说芯片都是密集型的,可以用很小的面积支持大批量的pin;如果芯片和封装一样大,那会不会浪费晶圆,从而导致成本上升?

点评

芯片设计中有PAD LIMITD及DIE LIMITED之分,当然不同封装成本差别很大。使用哪种类种的封装已考虑到成本问题了  发表于 2015-10-20 08:42

该用户从未签到

3#
发表于 2015-12-12 13:17 | 只看该作者
我公司做这个的

该用户从未签到

4#
发表于 2017-6-13 15:08 | 只看该作者
封装主要是把芯片功能转移,保护起来,方便使用。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-10 17:36 , Processed in 0.156250 second(s), 31 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表