找回密码
 注册
关于网站域名变更的通知
查看: 1936|回复: 22
打印 上一主题 下一主题

请教个FPGA和其他芯片对接的问题

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2013-12-31 08:58 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
现在有一款视频解码芯片要接到FPGA上去,这个POWDN管脚是怎么接到FPGA上去呢?是直接接线上去?还是要接个电阻什么的???求大神开导!

NM8RE7G5UJ1YW}LCV3T_ALB.jpg (78.12 KB, 下载次数: 1)

NM8RE7G5UJ1YW}LCV3T_ALB.jpg

该用户从未签到

推荐
发表于 2014-1-9 12:38 来自手机 | 只看该作者
helloyoung2008 发表于 2014-1-8 22:56
9 |) [  u& Z8 W/ b3 x  m给你正解:$ _# u: y3 [4 i  e# x9 m
1. 需要确认两边电平是否匹配,如果相同电同,直接连上去。
: Q- R- m1 `! B2. 需要确认视频解码芯片PWRDOWN ...
7 W: J- h* Z( X7 S: |/ h, L
赞同,板级设计的高手!

该用户从未签到

推荐
 楼主| 发表于 2014-1-1 13:48 | 只看该作者
bluskly 发表于 2013-12-31 14:50
) Y: q7 n. K9 i* h! B* B6 X8 K这个PIN是低电平有效的,你得看一下你FPGA上电以后IO口是什么电平?你FPGA起来以后,要不要把这个芯片关掉 ...
) ~8 M; z5 C+ k: B; w$ }5 C" M
是这样子的,FPGA要接2块解码芯片,一块是DVI解码,一块是PAL解码。而实际工作的时候只有一路视频输入。所以,当只有DVI视频输入的时候,为了节省功耗,利用FPGA控制把PAL解码芯片POWERDOWN掉,也就是把ADV7180关掉。现在设计是这样子的,启动的时候把2块解码芯片都开启,然后根据视频输入情况再决定是否关掉。 FPGA和解码芯片的电平标准都是3.3V.这样的话,是不是可以直接把pwrdwn管脚接到FPGA上,而不需要接上拉电阻呢?另外问下确定FPGA BANK的电平标准是不是看接到FPGA上的芯片中DVDDIO的电压值?期待您的回复!

点评

每个bank都有他的IO电源的,很多FPGA都可以设置不同bank的IO电压不同。不过你这个是做输出嘛,这个就好办了。只要能够起到开关作用就行了,关键是你的逻辑考虑对。  发表于 2014-1-1 15:26

该用户从未签到

推荐
发表于 2014-1-2 07:02 | 只看该作者
ych634227759 发表于 2014-1-1 00:484 a5 f2 b1 v) Z0 S) @
是这样子的,FPGA要接2块解码芯片,一块是DVI解码,一块是PAL解码。而实际工作的时候只有一路视频输入。 ...
: p7 R8 k! u& m
你第一次做板级设计吧,是否有些紧张? % w# ~2 ]; k; x7 B, \
1. FPGA可以直接接AD1780, 不过我一般加个0-50欧姆的电阻,主要是防止以后软件要修改,至少可以飞线;不需要上拉,不过如果刚启动的时候需要关闭,应该做下拉。% b& }  o5 }; |( q
2. FPGA的IO是有DVDDIO电压决定,不过不同的bank可以配置不同的电压,你需要看清楚是否是所在的bank。如果所有的IO电源都接3.3v,那就不用看了。
$ i3 T) s# C/ Q  ?6 X" `等你板子做出来,调试过一次,就不用怕了。

该用户从未签到

2#
发表于 2013-12-31 09:18 | 只看该作者
接个上拉或者是下拉吧,具体的要根据这个引脚的要求了。上传个芯片手册看一下呗

点评

支持!: 5.0
支持!: 5
好的,谢谢您的回复!  发表于 2013-12-31 09:21

该用户从未签到

4#
发表于 2013-12-31 10:37 来自手机 | 只看该作者
如果你想开机后让fpga初始化7180,就接个100k的下拉。
  • TA的每日心情
    开心
    2020-9-15 15:27
  • 签到天数: 1 天

    [LV.1]初来乍到

    5#
    发表于 2013-12-31 11:43 | 只看该作者
    如果系统参考电平不一样,可以加个光耦隔离为好。
    ! Q. o' s/ w, U- [. f

    该用户从未签到

    6#
    发表于 2013-12-31 14:50 | 只看该作者
    这个PIN是低电平有效的,你得看一下你FPGA上电以后IO口是什么电平?你FPGA起来以后,要不要把这个芯片关掉。你得根据你得设计需求来设计电路。建议采用三极管来控制。逻辑问题自己考虑清楚!

    点评

    支持!: 5.0
    支持!: 5
      发表于 2013-12-31 16:05

    该用户从未签到

    9#
     楼主| 发表于 2014-1-2 08:43 | 只看该作者
    part99 发表于 2014-1-2 07:023 ?, C: X& l3 u" X! u* Q
    你第一次做板级设计吧,是否有些紧张? 6 n! [0 o* u3 E
    1. FPGA可以直接接AD1780, 不过我一般加个0-50欧姆的电阻 ...
    ! I, {9 v* @0 w6 V5 a  E
    嗯哪,第一次做,生怕出问题,关键是制版费+元器件费用一共好几万呢!

    该用户从未签到

    10#
    发表于 2014-1-2 09:02 | 只看该作者
    tsw446507564 发表于 2013-12-31 09:18
    / r2 w" w; r( V; A! l& k( c接个上拉或者是下拉吧,具体的要根据这个引脚的要求了。上传个芯片手册看一下呗
    & r7 D; j0 J! J( h
    datasheet呢?

    该用户从未签到

    11#
    发表于 2014-1-2 10:43 | 只看该作者
    ych634227759 发表于 2014-1-1 19:43- D8 ~: F4 T! }) e: N0 ?/ b; J
    嗯哪,第一次做,生怕出问题,关键是制版费+元器件费用一共好几万呢!

    1 H+ r. r, K6 k# F* a怕的应该是老板。。。

    该用户从未签到

    12#
     楼主| 发表于 2014-1-3 15:12 | 只看该作者
    tsw446507564 发表于 2014-1-2 09:02( X2 B& w. _9 X/ A$ O& J. j5 x
    datasheet呢?

    2 X7 n# R/ f- A4 n, Jdatasheet上传了啊,你看看帖子最下面隐藏的部分呢。谢啦!

    该用户从未签到

    15#
    发表于 2014-1-7 23:15 | 只看该作者
    ych634227759 发表于 2014-1-1 13:48) r5 s" q7 s7 J/ x- H
    是这样子的,FPGA要接2块解码芯片,一块是DVI解码,一块是PAL解码。而实际工作的时候只有一路视频输入。 ...

    + B9 T1 s/ M9 B" ^3 Z3 d. t2 Y上拉一下吧,我记得以前玩SPARTAN3的时候上电初始化配置的时候管脚是3态的
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-9-20 21:30 , Processed in 0.171875 second(s), 36 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表