找回密码
 注册
查看: 1639|回复: 2
打印 上一主题 下一主题

关于在PADS Logic中使用层次化设计的问题

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2008-8-20 09:54 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
领导要求我们使用这种方式,其目的有两个,第一为最顶层设计图能够非常清晰,可读性强;第二为可以通过自顶向下的方法对原理图的网络连接做出约束。  W$ v5 ]$ _2 c4 `5 b7 ]* [
经过试验,目前碰到如下几个方面的问题,不知道有哪位高手能够解决:
/ i) w% g% o! }( r1.在将SHEET生成为SYMBOL时,只能将OFFPAGE生成为SYMBOL中的管脚,而无法将总线以及NET生成为SYMBOL中的管脚,这样就无法把数据总线、地址总线等用简明的方法在SYMBOL中表达出来。但对于大型器件(例如有几百个甚至上千个管脚的FPGADSP等)来说,这样非常不便。
4 r  f  D: A; [8 J2.也可以考虑将器件拆成若干个BANK,并在一个SHEET中将其与需要对联的器件连接好,但这样在高层的图中就没法看到器件之间的连接了。, X8 L/ R6 \; Q! o

7 T+ D+ m* J7 k0 q$ M目前我们也想不出更好的办法了,请高手指点,谢谢。

该用户从未签到

2#
发表于 2025-4-14 13:57 | 只看该作者
谢谢楼主分享

该用户从未签到

3#
发表于 2025-4-14 22:06 | 只看该作者
好像kicad可以,
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-6-3 03:20 , Processed in 0.078125 second(s), 24 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表