找回密码
 注册
关于网站域名变更的通知
查看: 2384|回复: 16
打印 上一主题 下一主题

DSP的PCB布线 的走线阻抗控制和端接电阻之间是什么关系?

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2013-8-14 09:10 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
本帖最后由 happy053000 于 2013-8-14 09:14 编辑 2 B3 E& s1 N! ~/ F* e# ?
* Z6 _2 R7 `7 s: t# @
PCB布线 的走线阻抗控制和端接电阻之间是什么关系?7 j+ a& ~+ @; Y! \5 \7 b0 O) ^
比如有的DSP端接电阻33欧姆,此时PCB走线阻抗一般控制为多少,才能和这个33欧姆电阻匹配??

点评

DSP 的什麼接口(Port)???  发表于 2013-8-14 09:48

该用户从未签到

2#
 楼主| 发表于 2013-8-14 09:52 | 只看该作者
比如 TMS320C6748的DDR 地址接口?
! m7 _: m3 ^  q* n: M; L4 @

点评

嗯...啊...耶...水平不錯的一個問題,先讓子彈飛一會兒~^_^  发表于 2013-8-14 10:11

该用户从未签到

3#
发表于 2013-8-14 10:15 | 只看该作者
我也想知道答案

该用户从未签到

4#
发表于 2013-8-14 11:05 | 只看该作者
建议不要端接电阻,直接连,尽可能的短,等长也不要太苛刻。

该用户从未签到

5#
发表于 2013-8-14 11:26 | 只看该作者
TI dsp 外挂ddr 都是很高速的,这部分走线都没有高手比较熟吗?

该用户从未签到

6#
发表于 2013-8-14 11:54 | 只看该作者
比如有的DSP端接电阻33欧姆,此时PCB走线阻抗一般控制为多少,才能和这个33欧姆电阻匹配??
) w* M4 Z  I9 q( M# A: {& r/ `3 A& @& @
== 正常的 DDR 端接記得好像沒有 33 ohm 這值,理論上完美的並聯端接電阻 Rtt = Z0 ( 走线特性阻抗 )。

点评

EMI 過不了的時候就有人開始亂搞了!>_<|||  发表于 2013-8-14 12:09
  • TA的每日心情
    郁闷
    2025-4-28 15:02
  • 签到天数: 13 天

    [LV.3]偶尔看看II

    7#
    发表于 2013-8-14 11:55 | 只看该作者
    肯定有,只是没冒出来罢了

    该用户从未签到

    8#
    发表于 2013-8-14 12:21 | 只看该作者
    看你的端接方式是什么样子的了,以下文档供你参考。
    # C) r: i  B  E: z

    该用户从未签到

    9#
     楼主| 发表于 2013-8-14 12:45 | 只看该作者
    本帖最后由 happy053000 于 2013-8-14 12:55 编辑
    ) h7 j! |  a$ S+ b' n  J6 X
    ! k9 {7 K; R8 oto  kobeismygod,噢 ,这样,
    : u+ K; ?+ J/ C' L% i
    0 W- L; a, T8 t* h看到这个图,
      Z, U) d, v, [6 [7 A  a这个图是 TMS320C6748和 MT47H64M16HR之间的连接 ' S, I! P+ ]) f% `3 I
    CS_N+ a* K* k/ _" [2 I$ G$ z$ q  L0 g# `
    RAS_N
    - m; Z  S+ @$ E2 B9 W- JWE_N
    / J" k# Z" z1 a1 d0 Q' }CAS_N* V3 }9 Q+ K1 \# A8 k+ u( R$ \# D9 O
    CK_N
    0 y% U" [( t6 c) {/ NCK(时钟,差分对)$ \- M( P% b$ E
    CKE 中间加了22欧姆的电阻,
    " g( m/ t$ _  C9 @  f2 [, z# y数据线之间加了22欧姆电阻,6 H0 H) x( g) a+ Z
    地址线 是直接连接的
    ) j6 N4 ~( n7 B( x$ Y0 `PCB的走线  单端信号(比如数据线包括电阻的两端的迹线)的电阻  应该控制为50欧姆,差分对(包括电阻两端的走线,蓝色=字EDA365下边的那个就是,)应该为100欧姆吧 ?! B$ ^* i! ?" k4 y; {1 q' ^
    地址线是直接连接的单端信号,应该控制阻抗为50欧姆吧 ?

    d1.JPG (278.52 KB, 下载次数: 0)

    d1.JPG

    该用户从未签到

    10#
     楼主| 发表于 2013-8-14 13:23 | 只看该作者
    还发现个问题:
    7 t! R# g  R8 F差分对走线 在中间信号层 宽度是4.3mil,在顶层和底层是7.1mil,2 o; |& Q/ D# z) d1 q4 j$ N9 t' d
    是因为 微带线(在板子表面),带状线(在板子内部)的区别,才这样设定宽度吗?

    该用户从未签到

    11#
    发表于 2013-8-14 13:42 | 只看该作者
    happy053000 发表于 2013-8-14 13:23
    ' W7 i( ]. e0 n1 G) y/ s9 _还发现个问题:( ^: T& ~& E& ~* B3 Q( u8 {) O- ]
    差分对走线 在中间信号层 宽度是4.3mil,在顶层和底层是7.1mil,4 ~: ?' T0 [1 ~, U# V) Y5 t
    是因为 微带线(在板子表 ...

    ' a- V5 y; m; Q& p) F是因为参考的层不同,所以线宽不同。

    该用户从未签到

    12#
     楼主| 发表于 2013-8-14 14:34 | 只看该作者
    PCB板厂的 意思是 对于差分对可以  提出 线宽和线距为多少的 走线 差分阻抗控制为多少?+ S& U9 Q1 s2 o" r! F
    但我发现有的板子中间层走线的线距和top层的线距 是不一样的,如何提对差分对的要求?

    该用户从未签到

    13#
    发表于 2013-8-16 06:59 | 只看该作者
    happy053000 发表于 2013-8-13 23:45 " H# V* i0 d* t# D+ Y
    to  kobeismygod,噢 ,这样,. N) ^$ h/ ~) o) P
    1 A) R$ u3 o( M
    看到这个图,
    6 ^! N  J* k4 }; c; s
    CKE(clock enable)和其他地址命令线是一样的,而且CKE就启动的时候一个从低到高的信号,这个信号是不需要加电阻的,估计你们的设计者以外是时钟信号。
    ) C4 G+ q3 l3 F2 O- Y9 XCK和CKN之间的100欧姆电阻加的地方不对,应该在内存一侧。

    该用户从未签到

    14#
    发表于 2013-8-16 09:13 | 只看该作者
    来学习的

    该用户从未签到

    15#
    发表于 2013-8-16 09:24 | 只看该作者
    首先,要不要做终端匹配,需要看你的走线是不是可以构成“传输线”,传输线的定义你可以到网上查一查,应该是信号上升时间与信号传输延时要满足一定比例关系,还有一种说法是线长如果大于电长度1/3就要按传输线考虑。再一个就是匹配的阻值,这个和芯片的PHY也就是输入输出电阻以及线路的特性阻抗(ZO=L/C开平方)有关系的。至于你说的不同层走线宽度和间距不一样,这个是有可能的,因为每一层的线路环境是不一样的,所以要满足一样的阻抗要求,layout设置应该也是不一样的,这个应该不用你管的,你只要告诉板厂,你要的阻抗是多少就OK了!
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-8-17 21:57 , Processed in 0.156250 second(s), 34 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表