找回密码
 注册
关于网站域名变更的通知
查看: 1106|回复: 9
打印 上一主题 下一主题

DDR2 温升问题

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2013-8-12 22:01 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
DDR2在常温下正常工作,但当温度升到40°时,出现随机错误。如果降低温度,DDR2又回复正常工作。哪位大侠知道是怎么回事吗?是否和相位不匹配有关呢?

该用户从未签到

2#
发表于 2013-8-12 23:31 | 只看该作者
估计是你做的板子DDR2时序余量小,DDR2底层驱动应该可以调的。

该用户从未签到

3#
发表于 2013-8-13 00:12 | 只看该作者
主要看看CLK和DQS的时序余量

该用户从未签到

4#
 楼主| 发表于 2013-8-14 10:54 | 只看该作者
xiongbindhu 发表于 2013-8-12 23:31
  m& }0 t& ?( ~' f! F7 Y估计是你做的板子DDR2时序余量小,DDR2底层驱动应该可以调的。
! V8 _% e* Y- _) W
您好,请问有什么手段可以证明是clk和DQS裕量不足引起的这个问题吗?

该用户从未签到

5#
 楼主| 发表于 2013-8-14 10:55 | 只看该作者
part99 发表于 2013-8-13 00:12 % L1 O% y: s' T9 C0 k# y$ t7 u* O
主要看看CLK和DQS的时序余量
/ r* J$ N$ r; I( J7 z/ D
您好,请问有什么手段可以证明是clk和DQS裕量不足引起的这个问题吗?

该用户从未签到

6#
发表于 2013-8-14 11:30 | 只看该作者
aeran 发表于 2013-8-14 10:55
7 w2 c  N( f/ {; N0 h1 O; Q您好,请问有什么手段可以证明是clk和DQS裕量不足引起的这个问题吗?

7 p( c* W, l7 u2 s) [你继续往下限去调整你现在的DQS和CLK的值,就会发现稍微调整一下,你现在系统就很容易出错, 那就说明你现在的值是偏下限的。
  • TA的每日心情
    郁闷
    2025-4-28 15:02
  • 签到天数: 13 天

    [LV.3]偶尔看看II

    7#
    发表于 2013-8-14 11:53 | 只看该作者
    把频率降低如果正常,就说明时序余量不够

    该用户从未签到

    8#
     楼主| 发表于 2013-8-15 15:29 | 只看该作者
    将CLK和DQS的时序余量加到最大,ddr可以工作到50°。
    ) @. O3 I1 }+ O4 R看来不只是时间裕量问题,还有其他问题在里面。& `/ W8 `) l7 |5 h- l

    该用户从未签到

    9#
    发表于 2013-8-16 06:55 | 只看该作者
    aeran 发表于 2013-8-15 02:29
    ! A3 G+ J; s1 U将CLK和DQS的时序余量加到最大,ddr可以工作到50°。1 Y9 z: q4 X) \, c: D4 u$ Z
    看来不只是时间裕量问题,还有其他问题在里面。
    ( Y2 K4 i# r7 m9 @# ~
    你会测量DDR信号吗?如果可以,你测一个读和一个写的眼图给我看看,记得是DQS和DQ的信号,DQ选最长最差的一个。

    该用户从未签到

    10#
     楼主| 发表于 2013-8-19 21:34 | 只看该作者
    我们这没有相应的设备,板子是买的别人的……
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-7-28 03:14 , Processed in 0.109375 second(s), 24 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表