该用户从未签到
您需要 登录 才可以下载或查看,没有帐号?注册
下载资料威望不够?点击查看获取威望的N种方法>>
举报
xiongbindhu 发表于 2013-8-12 23:31 m& }0 t& ?( ~' f! F7 Y估计是你做的板子DDR2时序余量小,DDR2底层驱动应该可以调的。
part99 发表于 2013-8-13 00:12 % L1 O% y: s' T9 C0 k# y$ t7 u* O 主要看看CLK和DQS的时序余量
aeran 发表于 2013-8-14 10:55 7 w2 c N( f/ {; N0 h1 O; Q您好,请问有什么手段可以证明是clk和DQS裕量不足引起的这个问题吗?
签到天数: 13 天
[LV.3]偶尔看看II
aeran 发表于 2013-8-15 02:29 ! A3 G+ J; s1 U将CLK和DQS的时序余量加到最大,ddr可以工作到50°。1 Y9 z: q4 X) \, c: D4 u$ Z 看来不只是时间裕量问题,还有其他问题在里面。
本版积分规则 发表回复 回帖后跳转到最后一页
查看 »
关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )
GMT+8, 2025-7-28 03:14 , Processed in 0.109375 second(s), 24 queries , Gzip On.
深圳市墨知创新科技有限公司
地址:深圳市南山区科技生态园2栋A座805 电话:19926409050