找回密码
 注册
关于网站域名变更的通知
查看: 2234|回复: 2
打印 上一主题 下一主题

[Cadence Sigrity] 哪位用过ALLEGRO 16做过virtex-4 的lvds信号的信号完整性分析呢?

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2008-8-8 14:07 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
哪位用过allegro 16做过virtex-4 的lvds信号的信号完整性分析呢?
' m+ o2 q) B$ t" u1 H9 {2 a9 ]9 s我的问题描述:
& q/ A# y1 g4 R  E9 L7 A9 a* o我已经设置一对lvds差分输入,但是在输出文件是LVDS的P端为IBISINPUT,而LVDS的N端为IBISO。: r1 K$ N9 P7 w4 T( s, d6 b9 ~# s
这样的lvds的模型就成为一个收发器,而不是接收器。而我的仿真结果,振铃现象非常的严重,) d: N1 f" ]: e6 t
所以我认为是模型错误。' w' c7 |1 m% y  L9 r8 M  E

, F8 ^9 h( v8 z# @1 d请问,有谁做过类似的仿真,可以交流一下吗?多谢!!

该用户从未签到

2#
发表于 2008-8-16 14:36 | 只看该作者
是不是模型错误要通过模型编辑器进行check。; c* c1 c3 N5 S1 T
xilinx提供的是ibis model,在利用SQ仿真时,你要转换成dml,而这个转换过程的提示信息会包含模型完整性(errors,warnings)的信息。! C. v; X# j5 f2 s

, f5 w- R% H) s, Q0 Vlz不会从来不注意这些信息吧?
. `3 u/ w$ N9 y  s
4 k) t) K' T$ c8 V, k振铃严重是欠阻尼,源端,终端的阻抗失配带来的不断反射导致该问题。LVDS信号仿真的应该是一对差分耦合信号。你要根据特征阻抗值考虑合适的端接策略,进而减弱振铃现象。

该用户从未签到

3#
发表于 2008-8-17 11:42 | 只看该作者
目前很多模型做的不是很好,一些差份信号模型里面没有差分模型,因此建议在IBIS模型文件里面修改,自己将他们定义成差分模型。理论上差分模型的N和P的模型几本是一致的,所以个人感觉你的模型可能有问题。请再确认一下。) q' B& }" g& M0 d
另外LVDS信号需要增加100欧姆的端接匹配,目的是为了改善信号完整性,如降低摆幅,减少振铃,提供回流路径等作用。所以请确认一下是否增加。
1 O3 W* F: [/ x' K. u. ^( B仿真软件只要你设置对,用那个版本问题不大,目前仿真软件的可信度还是很高的。
4 i7 a. R9 [2 i6 y7 Y; ALVDS是差分信号,只要看差模DIFF信号就可以了,单端信号和共模信号都可以不用太多关注。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-19 05:55 , Processed in 0.093750 second(s), 24 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表