找回密码
 注册
关于网站域名变更的通知
查看: 1746|回复: 4
打印 上一主题 下一主题

一个电路原理图问题

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2013-5-20 22:05 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
请教一下这个原理图,其作用是在电路启动的时候,通过配置DIP-SWITCH的不同,达到启动模式的不同。
8 L2 ]4 t8 }+ u* s- y6 t
- F& e  L- s2 h: F5 J- e! n. \我是感觉NO-POP的部分,为什么会是NO-POP,这样感觉道理上讲不通,还请大家多多赐教。谢谢先。

boot.jpg (33.98 KB, 下载次数: 8)

boot.jpg

该用户从未签到

2#
发表于 2013-5-20 22:44 | 只看该作者
本帖最后由 超級狗 于 2013-5-20 23:24 编辑
9 X& ]3 d. v* z# w6 l; G. r
' ?" B) N. w) K! {  Z1 _芯片內部有下拉電阻的話,外部下拉可以省略,器件位置留著只是預防萬一。$ w! w- `- z0 [4 N( W+ R8 J
1 V3 a0 a1 E. z9 n
{:soso_e175:}

该用户从未签到

3#
 楼主| 发表于 2013-5-20 23:16 | 只看该作者
supergo这个问题和上拉下拉电阻有关系?我感觉这个地方的原理图那个排阻应该不是NO-POP的,整个电路才能通过SWITCH产生不同的启动配置信号吧?;
$ g: b5 F/ j( Q. O8 a- D另外NO-POP的电阻、电容等在LAYOUT的时候是怎么处理的呢,相当于短路,还是开路?

该用户从未签到

4#
 楼主| 发表于 2013-5-21 09:24 | 只看该作者
超級狗 发表于 2013-5-20 22:44   D. O) p( l( B2 p; H
芯片內部有下拉電阻的話,外部下拉可以省略,器件位置留著只是預防萬一。

# l( I* j, _& Q6 s, d哦,我明白了,多谢supergo大大,感谢,感谢,学艺不精呀,以后还多向你请教

点评

支持!: 5.0
支持!: 5
我可什麼都沒說,施主自己悟道成佛的!^_^  发表于 2013-5-21 10:04

该用户从未签到

5#
发表于 2013-5-21 12:09 | 只看该作者
aimar327 发表于 2013-5-20 23:16 5 l) ~8 n5 l; Z; q* Q8 {; X
supergo这个问题和上拉下拉电阻有关系?我感觉这个地方的原理图那个排阻应该不是NO-POP的,整个电路才能通过 ...
0 @- S6 y( w  P$ i3 {$ _% a$ S
NOP在layout还是需要,只是不焊接就是了
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-9-20 09:13 , Processed in 0.125000 second(s), 31 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表