找回密码
 注册
关于网站域名变更的通知
查看: 4827|回复: 20
打印 上一主题 下一主题

求助关于LVDS 信号传输电缆辐射问题

[复制链接]
  • TA的每日心情
    开心
    2023-1-4 15:38
  • 签到天数: 23 天

    [LV.4]偶尔看看III

    跳转到指定楼层
    1#
    发表于 2013-3-23 21:37 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

    EDA365欢迎您登录!

    您需要 登录 才可以下载或查看,没有帐号?注册

    x
            最近做一个项目,采用LVDS接口的显示屏幕。经测试发现电路板接上LVDS数据线后在频点1568M附近产生了较强干扰(-57dBm)取下数据线干扰消失(数据线采用普通电缆制作的双绞线,显示屏接口时钟为30MHz)。LVDS 接口设计时已经充分考虑了LVDS接口设计注意事项。5 n1 y, M+ H, w" L" P
         对此现象感到非常困惑。首先可以确认辐射本身不是由于板子本身产生,因为线缆取消后辐射消失,其次LVDS双绞线本身就是可以降低EMI,不知为何反而成为辐射源。3 U% n) ?3 ], w% f; x
          对此不知有什么较好的办法解决。
    / K% W2 ^! n% a4 {9 E     

    该用户从未签到

    推荐
    发表于 2017-4-19 19:55 | 只看该作者
    bjfue 发表于 2017-4-19 11:125 q" a/ p8 U4 N% r  j" @  ]0 d
    已经解决~~~

    1 t8 p* v- d7 ^5 |8 R 兄弟 LVDS辐射问题解决了   能请教下处理的方法吗   
    ) _( E! {% {. W" J+ g) q- W! j0 H' S

    该用户从未签到

    推荐
    发表于 2017-4-19 19:54 | 只看该作者
    bjfue 发表于 2017-4-19 11:12
    ' Y2 v, e3 d. l8 F: P! F已经解决~~~
    : o+ c9 W3 D$ k0 H+ h
    可以分享下给大家   
    1 o7 B, a2 q( I" y' x; @& F
  • TA的每日心情
    开心
    2023-1-4 15:38
  • 签到天数: 23 天

    [LV.4]偶尔看看III

    推荐
     楼主| 发表于 2017-4-19 11:12 | 只看该作者
    i265 发表于 2017-4-14 09:06
    % Q( U$ T, V: X$ u' Y- k你好 请问 问题后面解决了 吗
    ) R7 M2 q  f) ~* R
    已经解决~~~! m2 {: q# u4 Q6 P' a/ k8 y

    该用户从未签到

    5#
    发表于 2013-3-23 23:17 | 只看该作者
    线加磁环
  • TA的每日心情
    开心
    2023-1-4 15:38
  • 签到天数: 23 天

    [LV.4]偶尔看看III

    6#
     楼主| 发表于 2013-3-24 09:34 来自手机 | 只看该作者
    辐射的原因是什么呢

    该用户从未签到

    7#
    发表于 2013-3-24 10:34 | 只看该作者
    本帖最后由 超級狗 于 2013-3-24 20:56 编辑
    2 d4 V  M9 Q) O# T3 D' E$ M0 o4 g$ D6 N& d! j
    纜線原本就可能形成天線輻射出干擾,輻射源不一定是來自 LVDS 的訊號本身,有時候是 CPU 的時脈,只不過是透過 LVDS 的纜線傳播。建議樓主先找一下 1568MHz 是哪個時脈的倍頻,例如 CPU、Ethernet...等,釐清輻射源才好下對策。
    ) P# t9 V4 d; j- o, q6 c# b, f8 F
    ( l% Y1 K2 K1 D! |. }+ \" fLVDS 是屬於差動訊號(Differential Signal),理論上輻射會較低是沒錯,但一般來說纜線也要做屏蔽(Shielding),以銅箔或金屬編織網包覆接地。發現輻射干擾時,用共扼線圈(Common Choke)有時候會比磁珠(Bead)來得有效。6 O' o! p3 ?9 L9 ~8 S7 \6 P

    3 a) z0 H( E' ]6 L9 g謹此建議!
    9 b# H% B) l+ k  \& a
    . l: A" |6 X+ t3 ]{:soso_e158:}

    该用户从未签到

    8#
    发表于 2013-3-24 11:39 | 只看该作者
    楼上正解。

    该用户从未签到

    9#
    发表于 2013-3-24 11:53 | 只看该作者
    jandylen 发表于 2013-3-24 11:39 . H- R: d; {4 t6 h% D
    楼上正解。
    1 o5 G' ^! V9 H4 I: ?9 @
    謝啦~好人!" ~: B$ v: Y: Q' M' q. P

      k! b, V2 G8 o6 c. r{:soso_e181:}
  • TA的每日心情
    开心
    2023-1-4 15:38
  • 签到天数: 23 天

    [LV.4]偶尔看看III

    10#
     楼主| 发表于 2013-3-24 14:03 来自手机 | 只看该作者
    受教了,点醒梦中人。曾经更改过显示时钟频率,辐射频率并没有改变。有一点还是不明白,如果说是其它时钟产生的辐射,因为其它时钟源并没有与线缆直接想连,干扰是通过什么方式通过线缆产生辐射呢?难道是空间耦合吗?

    该用户从未签到

    11#
    发表于 2013-3-24 21:22 | 只看该作者
    本帖最后由 超級狗 于 2013-3-25 00:43 编辑 % v; {5 m  }/ Q3 Y# ?
    ) f- b5 Y% O" ?; H( q
    關於輻射是怎麼產生的,原因有很多。小弟的專長也不是射頻(RF),不過可以略為解釋一下。
    * h' L, Y  r: J- W6 ~' \) Z* v% o/ N
    沒接纜線時沒有輻射,接了之後訊號傳導路徑變長,可能接近某個輻射源四分之一波長(1/4 λ)的整數倍,反而變得更容易發射,所以輻射干擾就跑出來了。意思是說,雜訊一直都在,只是有沒有合適的路徑讓它輻射出來。
    % A- M+ E0 z( I
    + Y! `( Y9 }2 S+ r$ i$ {改變顯示頻率的時脈,對於輻射干擾無太大改善,這種狀況也很常見。處理器顯示界面(Display Interface)的時脈,通常也是來自處理器的時脈,不外乎是除頻(Clock Divider)、鎖相迴路(PLL)升降頻。時鐘(Clock)的來源不變,只是改變除頻的倍率,事實上都還存在著主頻的影子。
    , g0 Y. F' i: j' ]5 G2 H! \
    / V* O8 w+ ~& k, v我們通常只分析時域(Time Domain)訊號,常常忽略了頻域(Frequency Domain)的分析。一個示波器上看到的方波,它的上升緣或下降緣有正過激(Overshoot)負過激(Undershoot)振盪(Ring)的現象,對於富利葉轉換(Fourier Transform)來說,它都暗示著訊號中暗藏著更高頻的成份存在。! h9 {( P! h0 ~4 r/ ?
    4 N, l) M: j/ z5 T1 N
    {:soso_e198:}

    点评

    支持!: 5.0
    支持!: 5
    发现你才是上知天文,下知地理。提刑司好!向提刑司致敬!  发表于 2013-3-25 10:25

    该用户从未签到

    12#
    发表于 2013-3-25 00:59 | 只看该作者
    1568 = 7 x 7 x 2 x 2 x 2 x 2 x 2 = 49 x 32/ x- p: s7 m% g

    ! ?( r9 j- C; N6 D. N- z可以找一下,板子上有沒有類似 14MHz、28MHz、32MHz、49MHz....等,上述因數各種乘積組合而成的時鐘或晶振。
    , k# g5 S8 ]- Q  Q* ^7 [9 x( j! h0 R* A
    {:soso_e127:}

    该用户从未签到

    13#
    发表于 2013-3-25 12:30 | 只看该作者
    LVDS数据线后在频点1568M附近产生了较强干扰(-57dBm)取下数据线干扰消失! ]! j, Q* H6 k" p4 B5 m( ]
    ) J% i! w- V6 \% \7 m5 C
    频点是够高的,相当于1.568G的位置,另外就是-57dbm相对来说能量也很小了,是否是接受到的能量,有屏蔽措施吗? 或这双绞线再做一个锡箔包裹。

    点评

    支持!: 5.0
    支持!: 5
    哇~五顆星的版主耶!高手出招果然不一樣。  发表于 2013-3-25 12:50
  • TA的每日心情
    开心
    2023-1-4 15:38
  • 签到天数: 23 天

    [LV.4]偶尔看看III

    14#
     楼主| 发表于 2013-3-25 13:26 来自手机 | 只看该作者
    板子上时钟源为26兆,其它的时钟通过处理器倍频所得
  • TA的每日心情
    开心
    2023-1-4 15:38
  • 签到天数: 23 天

    [LV.4]偶尔看看III

    15#
     楼主| 发表于 2013-3-25 18:16 来自手机 | 只看该作者
    liqiangln 发表于 2013-3-25 12:303 f  _! S5 T' v  }4 C& b
    LVDS数据线后在频点1568M附近产生了较强干扰(-57dBm)取下数据线干扰消失4 Q# U3 d' T; Y$ O

    + s; d9 f1 Q4 N* j0 w频点是够高的,相当于1.568G的 ...

    9 ?! ~% p/ j; i0 z( s7 O+ {我估计是处理器主频的2次或者是3次谐波。强度已经很大了,噪底才负九十,我用导电布包裹线缆后确实下降很多。另外,加磁环没用。这个频率磁环已经不能衰减了。磁环可以滤除在几百兆的干扰。

    点评

    所以解決了嗎?  发表于 2013-3-25 18:24
  • TA的每日心情
    开心
    2023-1-4 15:38
  • 签到天数: 23 天

    [LV.4]偶尔看看III

    16#
     楼主| 发表于 2013-3-25 18:24 来自手机 | 只看该作者
    处理器输出的rgb信号中的时钟做了包地处理。各信号线做了等长。源端加10欧的匹配电阻。干扰信号来源有可能是时钟,行同步和幀同步信号叠加过来的,后续我想查查这三个信号的过冲下冲和振铃情况

    该用户从未签到

    17#
    发表于 2013-3-25 23:07 | 只看该作者
    本帖最后由 超級狗 于 2013-3-26 15:23 编辑
    / j( x1 y8 c* v' m5 U
    6 N5 O* a" |( A: B' m1 }LVDS 端還可以預留共扼線圈(Common Choke)的位置,聽說這東西對 LVDS、MIPI DSI 或 HDMI 這種差動(Differential Interface)傳輸還蠻有效的!
    ; b8 n2 k! |: |8 z4 j/ Y4 ?/ I" l. a! S' ]
    {:soso_e130:}

    该用户从未签到

    18#
    发表于 2013-3-25 23:29 | 只看该作者
    我還想到一點,你 LVDS 差動端有照 Strip Line 或 Micro Strip Line 的阻抗線來走嗎?
    ; B9 b8 Q2 u/ g' M* M3 O1 a% ^4 s( j0 C7 S: F5 [4 m
    {:soso_e100:}1 R5 O& O" q" U0 a4 C1 `# T& {

    ( D/ U4 @1 q0 }附檔是 TI LVDS Application Note
    8 m4 S# k3 R! Q$ @
    ; k/ i$ j! E9 ^* a8 j

    slla014a.pdf

    53.02 KB, 下载次数: 42, 下载积分: 威望 -5

    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-6-17 14:39 , Processed in 0.093750 second(s), 35 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表