找回密码
 注册
关于网站域名变更的通知
查看: 4934|回复: 20
打印 上一主题 下一主题

求助关于LVDS 信号传输电缆辐射问题

[复制链接]
  • TA的每日心情
    开心
    2023-1-4 15:38
  • 签到天数: 23 天

    [LV.4]偶尔看看III

    跳转到指定楼层
    1#
    发表于 2013-3-23 21:37 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

    EDA365欢迎您登录!

    您需要 登录 才可以下载或查看,没有帐号?注册

    x
            最近做一个项目,采用LVDS接口的显示屏幕。经测试发现电路板接上LVDS数据线后在频点1568M附近产生了较强干扰(-57dBm)取下数据线干扰消失(数据线采用普通电缆制作的双绞线,显示屏接口时钟为30MHz)。LVDS 接口设计时已经充分考虑了LVDS接口设计注意事项。
    * ]. ]0 G' W7 M6 r! B3 K     对此现象感到非常困惑。首先可以确认辐射本身不是由于板子本身产生,因为线缆取消后辐射消失,其次LVDS双绞线本身就是可以降低EMI,不知为何反而成为辐射源。6 b! q1 m0 @" Q* X  r
          对此不知有什么较好的办法解决。6 i, i0 x% I3 Z* j- |4 ?# u
         

    该用户从未签到

    推荐
    发表于 2017-4-19 19:55 | 只看该作者
    bjfue 发表于 2017-4-19 11:12# c+ F7 f* p. y1 P; x
    已经解决~~~

    ! }- H" ^4 l3 b) W7 ]+ n9 q 兄弟 LVDS辐射问题解决了   能请教下处理的方法吗   9 S  h4 [" G; n9 D

    该用户从未签到

    推荐
    发表于 2017-4-19 19:54 | 只看该作者
    bjfue 发表于 2017-4-19 11:12
    * w( K  b' n* o) Y: r& c已经解决~~~

    7 z* [. M" D% @5 Q$ d0 b可以分享下给大家   
    9 @; w# Z9 h* z3 N
  • TA的每日心情
    开心
    2023-1-4 15:38
  • 签到天数: 23 天

    [LV.4]偶尔看看III

    推荐
     楼主| 发表于 2017-4-19 11:12 | 只看该作者
    i265 发表于 2017-4-14 09:06' ^: `6 t. h- e; e
    你好 请问 问题后面解决了 吗

    " @# ?- \$ M! @* H* \已经解决~~~
    5 X$ y+ @. {3 C% V. b' I

    点评

    兄弟 LVDS辐射问题解决了 能请教下处理的方法吗  详情 回复 发表于 2017-4-19 19:55
    可以分享下给大家  详情 回复 发表于 2017-4-19 19:54

    该用户从未签到

    5#
    发表于 2013-3-23 23:17 | 只看该作者
    线加磁环
  • TA的每日心情
    开心
    2023-1-4 15:38
  • 签到天数: 23 天

    [LV.4]偶尔看看III

    6#
     楼主| 发表于 2013-3-24 09:34 来自手机 | 只看该作者
    辐射的原因是什么呢

    该用户从未签到

    7#
    发表于 2013-3-24 10:34 | 只看该作者
    本帖最后由 超級狗 于 2013-3-24 20:56 编辑
    : W' l' {1 E4 Z8 F& B
    - i' S8 h8 ~7 u" e; h' u$ r) K. g1 |纜線原本就可能形成天線輻射出干擾,輻射源不一定是來自 LVDS 的訊號本身,有時候是 CPU 的時脈,只不過是透過 LVDS 的纜線傳播。建議樓主先找一下 1568MHz 是哪個時脈的倍頻,例如 CPU、Ethernet...等,釐清輻射源才好下對策。! n, l0 g1 j4 T7 W6 R
    4 y) F. \; z0 u1 \! i
    LVDS 是屬於差動訊號(Differential Signal),理論上輻射會較低是沒錯,但一般來說纜線也要做屏蔽(Shielding),以銅箔或金屬編織網包覆接地。發現輻射干擾時,用共扼線圈(Common Choke)有時候會比磁珠(Bead)來得有效。( L5 d0 r  |7 y

    : _+ F* S* W5 r% `  M謹此建議!
    3 V& D+ g; v4 T8 A1 `/ a7 C+ C6 [* Z  g4 d1 ~' ~1 a
    {:soso_e158:}

    该用户从未签到

    8#
    发表于 2013-3-24 11:39 | 只看该作者
    楼上正解。

    该用户从未签到

    9#
    发表于 2013-3-24 11:53 | 只看该作者
    jandylen 发表于 2013-3-24 11:39 3 X1 b9 s, j- u5 C' B4 r& r
    楼上正解。

    . H# a. F" D5 ]. [謝啦~好人!/ {0 ?9 j# |5 [2 u: }4 p+ Z

    " o; @$ l! t, c{:soso_e181:}
  • TA的每日心情
    开心
    2023-1-4 15:38
  • 签到天数: 23 天

    [LV.4]偶尔看看III

    10#
     楼主| 发表于 2013-3-24 14:03 来自手机 | 只看该作者
    受教了,点醒梦中人。曾经更改过显示时钟频率,辐射频率并没有改变。有一点还是不明白,如果说是其它时钟产生的辐射,因为其它时钟源并没有与线缆直接想连,干扰是通过什么方式通过线缆产生辐射呢?难道是空间耦合吗?

    该用户从未签到

    11#
    发表于 2013-3-24 21:22 | 只看该作者
    本帖最后由 超級狗 于 2013-3-25 00:43 编辑 $ g1 ?+ Y/ z+ [2 f. J+ w0 ~) E* K

    3 ?/ O" X: I3 R; H' I. j關於輻射是怎麼產生的,原因有很多。小弟的專長也不是射頻(RF),不過可以略為解釋一下。
    + g- m3 [* B* z  U3 j' [/ ?  ^6 ^
    沒接纜線時沒有輻射,接了之後訊號傳導路徑變長,可能接近某個輻射源四分之一波長(1/4 λ)的整數倍,反而變得更容易發射,所以輻射干擾就跑出來了。意思是說,雜訊一直都在,只是有沒有合適的路徑讓它輻射出來。
    / ^9 e; O7 A+ F8 d" O
    : i2 E9 {3 u  A  M改變顯示頻率的時脈,對於輻射干擾無太大改善,這種狀況也很常見。處理器顯示界面(Display Interface)的時脈,通常也是來自處理器的時脈,不外乎是除頻(Clock Divider)、鎖相迴路(PLL)升降頻。時鐘(Clock)的來源不變,只是改變除頻的倍率,事實上都還存在著主頻的影子。* r6 Y+ p7 J8 k

    6 O, E, ?8 c5 v我們通常只分析時域(Time Domain)訊號,常常忽略了頻域(Frequency Domain)的分析。一個示波器上看到的方波,它的上升緣或下降緣有正過激(Overshoot)負過激(Undershoot)振盪(Ring)的現象,對於富利葉轉換(Fourier Transform)來說,它都暗示著訊號中暗藏著更高頻的成份存在。0 V8 p) W5 c- F  z* E5 f

    * T; s) g* P# M( s9 {* W2 n{:soso_e198:}

    点评

    支持!: 5.0
    支持!: 5
    发现你才是上知天文,下知地理。提刑司好!向提刑司致敬!  发表于 2013-3-25 10:25

    该用户从未签到

    12#
    发表于 2013-3-25 00:59 | 只看该作者
    1568 = 7 x 7 x 2 x 2 x 2 x 2 x 2 = 49 x 32; J7 Y% F$ Y' l

      _2 p4 Z$ t% }5 }9 N可以找一下,板子上有沒有類似 14MHz、28MHz、32MHz、49MHz....等,上述因數各種乘積組合而成的時鐘或晶振。. T0 e! U, L3 w2 I) `
    3 }- h/ G+ B2 \1 n9 s. N; C( r
    {:soso_e127:}

    该用户从未签到

    13#
    发表于 2013-3-25 12:30 | 只看该作者
    LVDS数据线后在频点1568M附近产生了较强干扰(-57dBm)取下数据线干扰消失
    - L. b" L$ ^/ Q3 ^* u8 o
    + ~7 G- [, z# Q) _. G* t' ]频点是够高的,相当于1.568G的位置,另外就是-57dbm相对来说能量也很小了,是否是接受到的能量,有屏蔽措施吗? 或这双绞线再做一个锡箔包裹。

    点评

    支持!: 5.0
    支持!: 5
    哇~五顆星的版主耶!高手出招果然不一樣。  发表于 2013-3-25 12:50
  • TA的每日心情
    开心
    2023-1-4 15:38
  • 签到天数: 23 天

    [LV.4]偶尔看看III

    14#
     楼主| 发表于 2013-3-25 13:26 来自手机 | 只看该作者
    板子上时钟源为26兆,其它的时钟通过处理器倍频所得
  • TA的每日心情
    开心
    2023-1-4 15:38
  • 签到天数: 23 天

    [LV.4]偶尔看看III

    15#
     楼主| 发表于 2013-3-25 18:16 来自手机 | 只看该作者
    liqiangln 发表于 2013-3-25 12:306 ]  d2 M- Y: I0 j# p" ?& B; A
    LVDS数据线后在频点1568M附近产生了较强干扰(-57dBm)取下数据线干扰消失) i) Z0 O9 b4 w0 h( |
    , _" e1 m3 @, ]+ j
    频点是够高的,相当于1.568G的 ...
    4 T$ w" V' |( N9 W6 g! l( O
    我估计是处理器主频的2次或者是3次谐波。强度已经很大了,噪底才负九十,我用导电布包裹线缆后确实下降很多。另外,加磁环没用。这个频率磁环已经不能衰减了。磁环可以滤除在几百兆的干扰。

    点评

    所以解決了嗎?  发表于 2013-3-25 18:24
  • TA的每日心情
    开心
    2023-1-4 15:38
  • 签到天数: 23 天

    [LV.4]偶尔看看III

    16#
     楼主| 发表于 2013-3-25 18:24 来自手机 | 只看该作者
    处理器输出的rgb信号中的时钟做了包地处理。各信号线做了等长。源端加10欧的匹配电阻。干扰信号来源有可能是时钟,行同步和幀同步信号叠加过来的,后续我想查查这三个信号的过冲下冲和振铃情况

    该用户从未签到

    17#
    发表于 2013-3-25 23:07 | 只看该作者
    本帖最后由 超級狗 于 2013-3-26 15:23 编辑
    ) U( d8 h0 L8 Z) t! Z7 y$ G& o- T3 E% u# f4 T
    LVDS 端還可以預留共扼線圈(Common Choke)的位置,聽說這東西對 LVDS、MIPI DSI 或 HDMI 這種差動(Differential Interface)傳輸還蠻有效的!; ^* u- G5 k3 g1 s5 B3 R8 k9 Z

    / a# G, z  V3 a# n1 r1 ]{:soso_e130:}

    该用户从未签到

    18#
    发表于 2013-3-25 23:29 | 只看该作者
    我還想到一點,你 LVDS 差動端有照 Strip Line 或 Micro Strip Line 的阻抗線來走嗎?  d" o) w& T& Q( ~
    6 u0 V3 L2 i: m! Z$ m, s# t
    {:soso_e100:}# t6 {( X$ r- C3 j8 F8 ?

    0 f7 L  p: l8 P8 k, d: m附檔是 TI LVDS Application Note
    % p& S( W2 h% v( B- L# x
    ' Y% m* w3 Z$ a+ {+ l/ u9 O

    slla014a.pdf

    53.02 KB, 下载次数: 42, 下载积分: 威望 -5

    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-9-30 17:44 , Processed in 0.171875 second(s), 36 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表