|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
1、在COMS芯片上,为了防止静电造成损坏,不用的管脚不能悬空,一般接上拉电阻产生降低输入阻抗,提供泄荷通路, s8 [$ i! O% p4 C+ V
- Q7 O* } k6 g" m, {8 `6 J9 V1 R
2、芯片的管脚加上拉电阻来提高输出电平,从而提高芯片输入信号的噪声容限增强抗干扰能力。2 X5 o" s9 e3 S5 \; p
& _% A7 i3 r# f+ y7 ^3、长线传输中电阻不匹配容易引起反射波干扰,加上下拉电阻是电阻匹配,有效的抑制反射波干扰。: X: {* F Q/ S+ v% _
' K4 ~ H( g. ]( G# K$ t4、当TTL电路驱动COMS电路时,如果TTL电路输出的高电平低于COMS电路的最低高电平(一般为3.5V),这时就需要在TTL的输出端接上拉电阻,以提高输出高电平的值
' Z/ ?8 Q% D' U* W
/ |% j5 c5 Z/ w5、OC门电路必须加上拉电阻,以提高输出的搞电平值% c! u4 x3 P# g/ T5 k( O) d
3 l! d7 I( }( W$ O4 Q6、为加大输出引脚的驱动能力,有的单片机管脚上也常使用上拉电阻
6 n, x+ A6 g C* k2 v! ^7 U# a2 y9 B) _
上拉电阻阻值的选择原则包括:
0 n1 \! Q3 L T( s( T9 {7 ]
/ ~/ I6 U) Z8 V0 ?1、从节约功耗及芯片的灌电流能力考虑应当足够大;电阻大,电流小
- u; R/ J9 b1 ^9 c% }/ D N" i2 c: {! b. W7 ~
2、从确保足够的驱动电流考虑应当足够小;电阻小,电流大
8 l1 G! J. B% v$ f7 O7 ^+ w. |# b# h* V( n$ G: x$ ?8 y8 y
3、对于高速电路,过大的上拉电阻可能边沿变平缓
5 ?1 g w# _0 J5 U; F: V( p# z! o! Z1 P
综合考虑以上三点,通常在1k到10k之间选取。对下拉电阻也有类似道理。
$ t/ a9 F" Q, ^6 [, N: j/ w! L: v g2 V, {0 V6 s$ L0 L
|
评分
-
查看全部评分
|