找回密码
 注册
关于网站域名变更的通知
12
返回列表 发新帖
楼主: skatecom
打印 上一主题 下一主题

抛砖引玉 DC-DC升压电路layout如何减少输出纹波

  [复制链接]

该用户从未签到

16#
发表于 2014-5-28 11:06 | 只看该作者
能否具体说一下操作

该用户从未签到

17#
发表于 2014-6-17 18:49 | 只看该作者
layout改善有限,良好的设计才是关键。

该用户从未签到

18#
发表于 2014-6-23 19:49 | 只看该作者
实际设计出来的板子,感觉无论如何接地,差别都比较细微~哪种情况下差别比较明显?~~~~

该用户从未签到

20#
发表于 2015-2-10 10:40 | 只看该作者
1楼 4楼 7楼回答非常好!学习了 谢谢。DC DC MARK

该用户从未签到

21#
发表于 2015-2-10 11:04 | 只看该作者
mishuangxi 发表于 2013-1-26 11:32/ L0 n0 @6 K& w! j$ h
注意DC/DC的三个回路,导通回路,截止回路,反馈回路(FB)

( \, E+ q- Y1 r% a你好,我对所说的3个回路重要性十分赞同,能否用实例说明一下,附件有一些例子能否简单阐述一下。谢谢!
' [/ N2 X: e1 E8 T4 R

电感吱吱声.rar

488.41 KB, 下载次数: 37, 下载积分: 威望 -5

希望能简单阐述一下3个回路,最好能说明下分别有哪些影响

该用户从未签到

22#
发表于 2015-3-3 18:33 | 只看该作者
IC反馈环路面积尽量的小,并做露铜处理,单点接地这个就不必说了,输出滤波电容同规格的情况下尽量用体积大的,说的不对请指出

该用户从未签到

25#
发表于 2015-3-11 16:12 | 只看该作者
jjmhere 发表于 2013-7-2 10:04; n: h' |) o1 ^$ O0 n/ L
能否具体说一下操作。。。。
8 @5 }: o$ w4 u3 d: ~3 q  G' s9 a
电感下面不能整体覆铜或走线;整体覆铜降低电感的能力,走线的话信号易互相干扰
  M6 w" D' {2 L3 B8 Y# P  G- Z8 \, w

该用户从未签到

26#
发表于 2015-3-11 22:07 | 只看该作者
高频环路尽量小,注意大电流环路,反馈电阻靠近FB脚并远离大电流环路
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-10-10 16:58 , Processed in 0.140625 second(s), 21 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表