找回密码
 注册
关于网站域名变更的通知
查看: 1032|回复: 10
打印 上一主题 下一主题

各位高手帮忙看下高速走线有什么弊端

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2012-12-14 10:06 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
. B" N( J: M7 u1 V  c1 v
图示所示黄色的的是DATA线,粉色的是address线。交叉的地方不好避免啊!请问影响会很大吗?
& d/ I  D4 J! h/ c( ~* A8 Y# j! b此图为DDR3的截图,使用的是通孔,大面积的铺铜是 GND铜箔。1 d' c2 n+ k2 m2 h3 s" i
请赐教

该用户从未签到

2#
 楼主| 发表于 2012-12-14 10:09 | 只看该作者

这是另外的两层


6 ?  _7 L2 B* N1 @跟上帖

该用户从未签到

3#
发表于 2012-12-14 10:11 | 只看该作者
走线跨分割,对阻抗影响较大!

该用户从未签到

4#
发表于 2012-12-14 10:15 | 只看该作者
跨分割严重,等长绕的也不好,有一对儿差分线走的也有问题(加粗了)

该用户从未签到

5#
 楼主| 发表于 2012-12-14 10:17 | 只看该作者

跟帖


* h$ w9 X  [% q9 v' t: U ' v6 G% i6 L; ~/ ?. R4 h7 A

1 j* V. t; h1 l8 n % j8 o5 R6 @! U6 K0 C* A% r

) x  U' f  z3 E  \$ @* @6 U正背面各两个DDR3,叠着放的。因为空间有限。
" E4 s$ y3 v9 ^* ?$ ?这是全部的层面。
5 [9 b# R( O( }* g% h  {请各位指点,这样的层叠顺序有没有啥问题

该用户从未签到

6#
 楼主| 发表于 2012-12-14 10:19 | 只看该作者
跨PLAN是说的跨VCC吧,差分线没办法  datasheet要求的线宽

该用户从未签到

7#
 楼主| 发表于 2012-12-14 10:27 | 只看该作者
跨PLAN  应该说的是跨越不同的属性的参考平面吧
  • TA的每日心情
    开心
    2024-5-31 15:50
  • 签到天数: 19 天

    [LV.4]偶尔看看III

    8#
    发表于 2012-12-14 10:51 | 只看该作者
    沙发

    该用户从未签到

    9#
    发表于 2012-12-14 13:33 | 只看该作者
    你有两个信号层是相邻的,注意不要平行走线就可以了

    该用户从未签到

    10#
    发表于 2012-12-14 14:03 | 只看该作者
    DDR3,注意信号线间距,地址走菊花链。数据线上VIA之间间距过密。

    该用户从未签到

    11#
    发表于 2012-12-14 14:05 | 只看该作者
    一些chip离DDR有点近;
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-6-19 10:30 , Processed in 0.093750 second(s), 26 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表