找回密码
 注册
查看: 1028|回复: 10
打印 上一主题 下一主题

各位高手帮忙看下高速走线有什么弊端

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2012-12-14 10:06 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x

8 K, X0 |( M- u$ l7 o/ h图示所示黄色的的是DATA线,粉色的是address线。交叉的地方不好避免啊!请问影响会很大吗?% d' f( l" E2 P6 z1 p
此图为DDR3的截图,使用的是通孔,大面积的铺铜是 GND铜箔。
4 \6 k7 p5 \' ~4 y$ y# b; ?2 S请赐教

该用户从未签到

2#
 楼主| 发表于 2012-12-14 10:09 | 只看该作者

这是另外的两层

' i" q  T( X( K7 H% M
跟上帖

该用户从未签到

3#
发表于 2012-12-14 10:11 | 只看该作者
走线跨分割,对阻抗影响较大!

该用户从未签到

4#
发表于 2012-12-14 10:15 | 只看该作者
跨分割严重,等长绕的也不好,有一对儿差分线走的也有问题(加粗了)

该用户从未签到

5#
 楼主| 发表于 2012-12-14 10:17 | 只看该作者

跟帖


: g, F3 l' @+ L  i, ] 8 i$ O! i! H# q7 }( o) w9 o
9 _6 c4 ]. A  T- K5 j: `

1 _4 r7 b; u7 H4 c- M
9 ]: t0 }+ I8 M  N正背面各两个DDR3,叠着放的。因为空间有限。
; _" `4 S# U) F5 b这是全部的层面。8 d* _8 s1 H8 C2 W
请各位指点,这样的层叠顺序有没有啥问题

该用户从未签到

6#
 楼主| 发表于 2012-12-14 10:19 | 只看该作者
跨PLAN是说的跨VCC吧,差分线没办法  datasheet要求的线宽

该用户从未签到

7#
 楼主| 发表于 2012-12-14 10:27 | 只看该作者
跨PLAN  应该说的是跨越不同的属性的参考平面吧
  • TA的每日心情
    开心
    2024-5-31 15:50
  • 签到天数: 19 天

    [LV.4]偶尔看看III

    8#
    发表于 2012-12-14 10:51 | 只看该作者
    沙发

    该用户从未签到

    9#
    发表于 2012-12-14 13:33 | 只看该作者
    你有两个信号层是相邻的,注意不要平行走线就可以了

    该用户从未签到

    10#
    发表于 2012-12-14 14:03 | 只看该作者
    DDR3,注意信号线间距,地址走菊花链。数据线上VIA之间间距过密。

    该用户从未签到

    11#
    发表于 2012-12-14 14:05 | 只看该作者
    一些chip离DDR有点近;
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-5-23 15:34 , Processed in 0.109375 second(s), 26 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表